Home
last modified time | relevance | path

Searched refs:DMA_CCR_RESET_Pos (Results 1 – 25 of 31) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32wbaxx/soc/
Dstm32wba50xx.h2214 #define DMA_CCR_RESET_Pos (1U) macro
2215 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32wba52xx.h2799 #define DMA_CCR_RESET_Pos (1U) macro
2800 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32wba54xx.h2982 #define DMA_CCR_RESET_Pos (1U) macro
2983 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32wba5mxx.h2982 #define DMA_CCR_RESET_Pos (1U) macro
2983 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32wba55xx.h2982 #define DMA_CCR_RESET_Pos (1U) macro
2983 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h503xx.h3820 #define DMA_CCR_RESET_Pos (1U) macro
3821 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h523xx.h5176 #define DMA_CCR_RESET_Pos (1U) macro
5177 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h562xx.h5619 #define DMA_CCR_RESET_Pos (1U) macro
5620 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h533xx.h5585 #define DMA_CCR_RESET_Pos (1U) macro
5586 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h573xx.h8112 #define DMA_CCR_RESET_Pos (1U) macro
8113 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h563xx.h7703 #define DMA_CCR_RESET_Pos (1U) macro
7704 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h6267 #define DMA_CCR_RESET_Pos (1U) macro
6268 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u535xx.h5867 #define DMA_CCR_RESET_Pos (1U) macro
5868 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u575xx.h6266 #define DMA_CCR_RESET_Pos (1U) macro
6267 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u585xx.h6715 #define DMA_CCR_RESET_Pos (1U) macro
6716 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u595xx.h6522 #define DMA_CCR_RESET_Pos (1U) macro
6523 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u5a5xx.h6971 #define DMA_CCR_RESET_Pos (1U) macro
6972 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u5f7xx.h6818 #define DMA_CCR_RESET_Pos (1U) macro
6819 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u599xx.h6810 #define DMA_CCR_RESET_Pos (1U) macro
6811 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u5g7xx.h7267 #define DMA_CCR_RESET_Pos (1U) macro
7268 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32u5f9xx.h6938 #define DMA_CCR_RESET_Pos (1U) macro
6939 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h4974 #define DMA_CCR_RESET_Pos (1U) macro
4975 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h7s7xx.h5498 #define DMA_CCR_RESET_Pos (1U) macro
5499 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h7s3xx.h5419 #define DMA_CCR_RESET_Pos (1U) macro
5420 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
Dstm32h7r7xx.h5051 #define DMA_CCR_RESET_Pos (1U) macro
5052 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…

12