Home
last modified time | relevance | path

Searched refs:TSC_IOASCR_G7_IO1_Pos (Results 1 – 25 of 73) sorted by relevance

123

/hal_stm32-3.6.0/stm32cube/stm32f0xx/soc/
Dstm32f051x8.h5676 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
5677 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f058xx.h5645 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
5646 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f071xb.h6229 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6230 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f042x6.h9451 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
9452 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f048xx.h9415 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
9416 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f072xb.h10026 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
10027 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f078xx.h9996 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
9997 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f098xx.h10650 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
10651 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f091xc.h10683 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
10684 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
/hal_stm32-3.6.0/stm32cube/stm32l0xx/soc/
Dstm32l052xx.h6202 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6203 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l053xx.h6361 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6362 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l062xx.h6339 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6340 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l063xx.h6496 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6497 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l072xx.h6498 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6499 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l073xx.h6657 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6658 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l082xx.h6635 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6636 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32l083xx.h6794 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
6795 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
/hal_stm32-3.6.0/stm32cube/stm32f3xx/soc/
Dstm32f318xx.h7450 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
7451 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f301x8.h7463 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
7464 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f373xc.h10637 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
10638 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f378xx.h10535 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
10536 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32f302xc.h11376 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
11377 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
/hal_stm32-3.6.0/stm32cube/stm32wbxx/soc/Include/
Dstm32wb15xx.h8116 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
8117 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
Dstm32wb10xx.h7944 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
7945 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */
/hal_stm32-3.6.0/stm32cube/stm32wbxx/soc/
Dstm32wb1mxx.h8116 #define TSC_IOASCR_G7_IO1_Pos (24U) macro
8117 #define TSC_IOASCR_G7_IO1_Msk (0x1UL << TSC_IOASCR_G7_IO1_Pos) /*!< 0x01000000 */

123