Home
last modified time | relevance | path

Searched refs:AHB4PERIPH_BASE_NS (Results 1 – 7 of 7) sorted by relevance

/hal_stm32-3.5.0/stm32cube/stm32wbaxx/soc/
Dstm32wba50xx.h921 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06020000UL) macro
978 #define PWR_BASE_NS (AHB4PERIPH_BASE_NS + 0x0800UL)
979 #define RCC_BASE_NS (AHB4PERIPH_BASE_NS + 0x0C00UL)
980 #define ADC4_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000UL)
981 #define ADC4_COMMON_BASE_NS (AHB4PERIPH_BASE_NS + 0x1308UL)
982 #define EXTI_BASE_NS (AHB4PERIPH_BASE_NS + 0x2000UL)
Dstm32wba52xx.h1018 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06020000UL) macro
1086 #define PWR_BASE_NS (AHB4PERIPH_BASE_NS + 0x0800UL)
1087 #define RCC_BASE_NS (AHB4PERIPH_BASE_NS + 0x0C00UL)
1088 #define ADC4_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000UL)
1089 #define ADC4_COMMON_BASE_NS (AHB4PERIPH_BASE_NS + 0x1308UL)
1090 #define EXTI_BASE_NS (AHB4PERIPH_BASE_NS + 0x2000UL)
Dstm32wba54xx.h1079 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06020000UL) macro
1153 #define PWR_BASE_NS (AHB4PERIPH_BASE_NS + 0x0800UL)
1154 #define RCC_BASE_NS (AHB4PERIPH_BASE_NS + 0x0C00UL)
1155 #define ADC4_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000UL)
1156 #define ADC4_COMMON_BASE_NS (AHB4PERIPH_BASE_NS + 0x1308UL)
1157 #define EXTI_BASE_NS (AHB4PERIPH_BASE_NS + 0x2000UL)
Dstm32wba55xx.h1079 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06020000UL) macro
1153 #define PWR_BASE_NS (AHB4PERIPH_BASE_NS + 0x0800UL)
1154 #define RCC_BASE_NS (AHB4PERIPH_BASE_NS + 0x0C00UL)
1155 #define ADC4_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000UL)
1156 #define ADC4_COMMON_BASE_NS (AHB4PERIPH_BASE_NS + 0x1308UL)
1157 #define EXTI_BASE_NS (AHB4PERIPH_BASE_NS + 0x2000UL)
/hal_stm32-3.5.0/stm32cube/stm32h5xx/soc/
Dstm32h573xx.h1837 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06000000UL) macro
1984 #define OTFDEC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x5000UL)
1989 #define SDMMC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x8000UL)
1990 #define DLYB_SDMMC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x8400UL)
1991 #define SDMMC2_BASE_NS (AHB4PERIPH_BASE_NS + 0x8C00UL)
1992 #define DLYB_SDMMC2_BASE_NS (AHB4PERIPH_BASE_NS + 0x8800UL)
1994 #define FMC_R_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000400UL) /*!< FMC control registers base…
1995 #define OCTOSPI1_R_BASE_NS (AHB4PERIPH_BASE_NS + 0x1001400UL) /*!< OCTOSPI1 control registers…
1996 #define DLYB_OCTOSPI1_BASE_NS (AHB4PERIPH_BASE_NS + 0x0F000UL)
3180 #define AHB4PERIPH_BASE AHB4PERIPH_BASE_NS
Dstm32h563xx.h1760 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06000000UL) macro
1903 #define SDMMC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x8000UL)
1904 #define DLYB_SDMMC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x8400UL)
1905 #define SDMMC2_BASE_NS (AHB4PERIPH_BASE_NS + 0x8C00UL)
1906 #define DLYB_SDMMC2_BASE_NS (AHB4PERIPH_BASE_NS + 0x8800UL)
1908 #define FMC_R_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000400UL) /*!< FMC control registers base…
1909 #define OCTOSPI1_R_BASE_NS (AHB4PERIPH_BASE_NS + 0x1001400UL) /*!< OCTOSPI1 control registers…
1910 #define DLYB_OCTOSPI1_BASE_NS (AHB4PERIPH_BASE_NS + 0x0F000UL)
3020 #define AHB4PERIPH_BASE AHB4PERIPH_BASE_NS
Dstm32h562xx.h1582 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06000000UL) macro
1722 #define SDMMC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x8000UL)
1723 #define DLYB_SDMMC1_BASE_NS (AHB4PERIPH_BASE_NS + 0x8400UL)
1725 #define FMC_R_BASE_NS (AHB4PERIPH_BASE_NS + 0x1000400UL) /*!< FMC control registers base…
1726 #define OCTOSPI1_R_BASE_NS (AHB4PERIPH_BASE_NS + 0x1001400UL) /*!< OCTOSPI1 control registers…
1727 #define DLYB_OCTOSPI1_BASE_NS (AHB4PERIPH_BASE_NS + 0x0F000UL)
2811 #define AHB4PERIPH_BASE AHB4PERIPH_BASE_NS