Searched refs:ADC_JDR3_REGOFFSET (Results 1 – 14 of 14) sorted by relevance
93 #define ADC_JDR3_REGOFFSET 0x00000200U macro103 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…728 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_JOFR3_REGOFFSET | 0x00000003U)…
104 #define ADC_JDR3_REGOFFSET ((uint32_t)0x00000200U) macro107 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…1225 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…7343 #define ADC_JDR3_REGOFFSET ((uint32_t)0x00000200U) macro7353 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…7937 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_JOFR3_REGOFFSET | ADC_INJ_RANK…
92 #define ADC_JDR3_REGOFFSET 0x00000200U macro102 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…832 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_JOFR3_REGOFFSET | 0x00000003U)…
93 #define ADC_JDR3_REGOFFSET 0x00000200U macro103 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…823 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_JOFR3_REGOFFSET | 0x00000003U)…
92 #define ADC_JDR3_REGOFFSET 0x00000200UL macro102 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…845 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_JOFR3_REGOFFSET | 0x00000003UL…
110 #define ADC_JDR3_REGOFFSET 0x00000200U macro120 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…954 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_JOFR3_REGOFFSET | ADC_INJ_RANK…
95 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro99 | ADC_JDR3_REGOFFSET | ADC_JDR4_REGOFFSET)1362 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET \
110 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro114 | ADC_JDR3_REGOFFSET | ADC_JDR4_REGOFFSET)1072 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…
95 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro99 | ADC_JDR3_REGOFFSET | ADC_JDR4_REGOFFSET)1456 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET \
95 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro99 | ADC_JDR3_REGOFFSET | ADC_JDR4_REGOFFSET)1024 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…
95 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro99 | ADC_JDR3_REGOFFSET | ADC_JDR4_REGOFFSET)1212 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…
109 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro112 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…1180 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…
109 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro112 …X_REGOFFSET_MASK (ADC_JDR1_REGOFFSET | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_R…1219 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…
123 #define ADC_JDR3_REGOFFSET (0x00000200UL) macro127 … | ADC_JDR2_REGOFFSET | ADC_JDR3_REGOFFSET | ADC_JDR4_REGOFFSET)1519 #define LL_ADC_INJ_RANK_3 (ADC_JDR3_REGOFFSET | ADC_INJ_RANK_3_JSQR_BITOFFSET_POS)…