Home
last modified time | relevance | path

Searched refs:_CMU_DBGCLKSEL_DBG_AUXHFRCO (Results 1 – 25 of 80) sorted by relevance

1234

/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32FG1P/Include/
Defr32fg1p_cmu.h863 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
866 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32PG1B/Include/
Defm32pg1b_cmu.h863 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
866 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32MG12P/Include/
Defr32mg12p_cmu.h885 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
888 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32JG12B/Include/
Defm32jg12b_cmu.h885 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
888 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32PG12B/Include/
Defm32pg12b_cmu.h885 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
888 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32FG13P/Include/
Defr32fg13p_cmu.h892 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
895 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32BG13P/Include/
Defr32bg13p_cmu.h892 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
895 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p732f512gm32.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p732f512gm48.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p733f512gm48.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p532f512gm48.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p632f512gm32.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p632f512gm48.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p632f512im32.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p632f512im48.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
Defr32bg13p532f512gm32.h2901 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< M… macro
2904 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< S…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_cmu.h1016 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
1020 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b390f1024gl112.h4852 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
4856 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b390f512gl112.h4852 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
4856 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b530f512il120.h5691 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
5695 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b530f512im64.h5691 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
5695 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b530f512iq100.h5691 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
5695 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b530f512iq64.h5691 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
5695 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
Defm32gg12b530f512gq100.h5691 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
5695 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_cmu.h1048 #define _CMU_DBGCLKSEL_DBG_AUXHFRCO 0x00000000UL /**< … macro
1052 #define CMU_DBGCLKSEL_DBG_AUXHFRCO (_CMU_DBGCLKSEL_DBG_AUXHFRCO << 0) /**< …

1234