Home
last modified time | relevance | path

Searched refs:DPLL0_NS_BASE (Results 1 – 25 of 109) sorted by relevance

12345

/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32MG21/Include/
Defr32mg21a010f1024im32.h508 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
583 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
821 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21a010f512im32.h508 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
583 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
821 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21a010f768im32.h508 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
583 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
821 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21a020f1024im32.h510 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
585 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
823 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21a020f512im32.h510 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
585 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
823 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21a020f768im32.h510 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
585 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
823 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21b010f1024im32.h508 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
583 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
821 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21b010f512im32.h508 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
583 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
821 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21b010f768im32.h508 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
583 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
821 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21b020f1024im32.h510 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
585 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
823 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21b020f512im32.h510 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
585 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
823 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Defr32mg21b020f768im32.h510 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
585 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
823 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
Drm21z000f1024im32.h506 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
581 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
819 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL0_NS base…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32BG22/Include/
Defr32bg22c224f512gn32.h529 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
605 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
849 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c224f512im32.h529 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
605 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
849 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22e224f512im40.h543 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
619 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
863 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c112f352gm32.h527 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
603 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
847 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c224f512im40.h543 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
619 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
863 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22e224f512im32.h529 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
605 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
849 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c112f352gm40.h541 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
617 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
861 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c222f352gm32.h529 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
605 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
849 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c222f352gm40.h543 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
619 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
863 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c222f352gn32.h529 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
605 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
849 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c224f512gm32.h529 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
605 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
849 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…
Defr32bg22c224f512gm40.h543 #define DPLL0_NS_BASE (0x5001C000UL) /* DPLL0_NS base address */ macro
619 #define DPLL0_BASE (DPLL0_NS_BASE) /* DPLL0 base address */
863 #define DPLL0_NS ((DPLL_TypeDef *) DPLL0_NS_BASE) /**< DPLL…

12345