Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ1_DEV_15_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38694 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
38697 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38694 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
38697 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39767 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
39770 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41394 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
41397 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44513 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
44516 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT735S_cm33_core1.h44573 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
44576 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT735S_ezhv.h62767 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
62770 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT735S_cm33_core0.h62451 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
62454 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41393 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
41396 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44395 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
44398 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47796 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
47799 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT758S_hifi1.h47734 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
47737 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT758S_cm33_core0.h65676 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
65679 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47734 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
47737 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT798S_cm33_core1.h47796 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
47799 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT798S_hifi4.h65591 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
65594 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMIMXRT798S_cm33_core0.h65676 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
65679 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h67020 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67023 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMCXN546_cm33_core1.h67020 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67023 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h67020 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67023 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMCXN547_cm33_core1.h67020 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67023 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67767 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67770 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMCXN947_cm33_core0.h67767 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67770 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67767 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67770 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)
DMCXN946_cm33_core1.h67767 #define SCT_DMAREQ1_DEV_15_MASK (0x8000U) macro
67770 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ1_DEV_15_SHIFT)) & SCT_DMAREQ1_DEV_15_MASK)

12