Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_9_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38570 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
38573 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38570 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
38573 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39641 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
39644 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41268 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
41271 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44389 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
44392 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT735S_cm33_core1.h44449 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
44452 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT735S_ezhv.h62643 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
62646 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT735S_cm33_core0.h62327 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
62330 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41267 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
41270 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44271 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
44274 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47672 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
47675 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT758S_hifi1.h47610 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
47613 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT758S_cm33_core0.h65552 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
65555 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47610 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
47613 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT798S_cm33_core1.h47672 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
47675 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT798S_hifi4.h65467 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
65470 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMIMXRT798S_cm33_core0.h65552 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
65555 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66896 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
66899 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMCXN546_cm33_core1.h66896 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
66899 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66896 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
66899 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMCXN547_cm33_core1.h66896 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
66899 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67643 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
67646 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMCXN947_cm33_core0.h67643 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
67646 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67643 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
67646 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)
DMCXN946_cm33_core1.h67643 #define SCT_DMAREQ0_DEV_9_MASK (0x200U) macro
67646 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_9_SHIFT)) & SCT_DMAREQ0_DEV_9_MASK)

12