Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_7_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38560 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
38563 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38560 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
38563 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39631 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
39634 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41258 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
41261 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44379 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
44382 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT735S_cm33_core1.h44439 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
44442 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT735S_ezhv.h62633 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
62636 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT735S_cm33_core0.h62317 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
62320 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41257 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
41260 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44261 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
44264 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47662 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
47665 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT758S_hifi1.h47600 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
47603 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT758S_cm33_core0.h65542 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
65545 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47600 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
47603 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT798S_cm33_core1.h47662 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
47665 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT798S_hifi4.h65457 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
65460 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMIMXRT798S_cm33_core0.h65542 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
65545 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66886 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
66889 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMCXN546_cm33_core1.h66886 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
66889 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66886 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
66889 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMCXN547_cm33_core1.h66886 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
66889 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67633 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
67636 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMCXN947_cm33_core0.h67633 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
67636 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67633 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
67636 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)
DMCXN946_cm33_core1.h67633 #define SCT_DMAREQ0_DEV_7_MASK (0x80U) macro
67636 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_7_SHIFT)) & SCT_DMAREQ0_DEV_7_MASK)

12