Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_6_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38555 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
38558 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38555 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
38558 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39626 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
39629 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41253 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
41256 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44374 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
44377 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT735S_cm33_core1.h44434 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
44437 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT735S_ezhv.h62628 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
62631 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT735S_cm33_core0.h62312 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
62315 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41252 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
41255 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44256 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
44259 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47657 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
47660 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT758S_hifi1.h47595 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
47598 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT758S_cm33_core0.h65537 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
65540 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47595 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
47598 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT798S_cm33_core1.h47657 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
47660 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT798S_hifi4.h65452 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
65455 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMIMXRT798S_cm33_core0.h65537 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
65540 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66881 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
66884 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMCXN546_cm33_core1.h66881 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
66884 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66881 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
66884 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMCXN547_cm33_core1.h66881 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
66884 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67628 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
67631 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMCXN947_cm33_core0.h67628 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
67631 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67628 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
67631 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)
DMCXN946_cm33_core1.h67628 #define SCT_DMAREQ0_DEV_6_MASK (0x40U) macro
67631 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_6_SHIFT)) & SCT_DMAREQ0_DEV_6_MASK)

12