| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/ |
| D | LPC5536.h | 38595 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 38598 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/ |
| D | LPC5534.h | 38595 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 38598 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/ |
| D | MIMXRT533S.h | 39666 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 39669 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/ |
| D | MIMXRT595S_cm33.h | 41293 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 41296 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/ |
| D | MIMXRT735S_hifi1.h | 44414 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 44417 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT735S_cm33_core1.h | 44474 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 44477 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT735S_ezhv.h | 62668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 62671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT735S_cm33_core0.h | 62352 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 62355 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/ |
| D | MIMXRT555S.h | 41292 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 41295 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/ |
| D | LPC55S36.h | 44296 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 44299 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/ |
| D | MIMXRT758S_cm33_core1.h | 47697 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 47700 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT758S_hifi1.h | 47635 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 47638 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT758S_cm33_core0.h | 65577 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 65580 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/ |
| D | MIMXRT798S_hifi1.h | 47635 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 47638 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT798S_cm33_core1.h | 47697 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 47700 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT798S_hifi4.h | 65492 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 65495 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MIMXRT798S_cm33_core0.h | 65577 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 65580 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/ |
| D | MCXN546_cm33_core0.h | 66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MCXN546_cm33_core1.h | 66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/ |
| D | MCXN547_cm33_core0.h | 66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MCXN547_cm33_core1.h | 66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/ |
| D | MCXN947_cm33_core1.h | 67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MCXN947_cm33_core0.h | 67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/ |
| D | MCXN946_cm33_core0.h | 67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|
| D | MCXN946_cm33_core1.h | 67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro 67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
|