Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_14_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38595 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
38598 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38595 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
38598 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39666 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
39669 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41293 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
41296 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44414 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
44417 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT735S_cm33_core1.h44474 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
44477 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT735S_ezhv.h62668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
62671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT735S_cm33_core0.h62352 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
62355 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41292 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
41295 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44296 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
44299 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47697 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
47700 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT758S_hifi1.h47635 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
47638 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT758S_cm33_core0.h65577 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
65580 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47635 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
47638 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT798S_cm33_core1.h47697 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
47700 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT798S_hifi4.h65492 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
65495 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMIMXRT798S_cm33_core0.h65577 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
65580 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMCXN546_cm33_core1.h66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMCXN547_cm33_core1.h66921 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
66924 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMCXN947_cm33_core0.h67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)
DMCXN946_cm33_core1.h67668 #define SCT_DMAREQ0_DEV_14_MASK (0x4000U) macro
67671 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_14_SHIFT)) & SCT_DMAREQ0_DEV_14_MASK)

12