Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_12_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38585 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
38588 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38585 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
38588 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39656 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
39659 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41283 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
41286 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44404 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
44407 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT735S_cm33_core1.h44464 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
44467 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT735S_ezhv.h62658 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
62661 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT735S_cm33_core0.h62342 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
62345 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41282 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
41285 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44286 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
44289 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47687 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
47690 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT758S_hifi1.h47625 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
47628 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT758S_cm33_core0.h65567 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
65570 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47625 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
47628 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT798S_cm33_core1.h47687 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
47690 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT798S_hifi4.h65482 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
65485 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMIMXRT798S_cm33_core0.h65567 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
65570 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66911 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
66914 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMCXN546_cm33_core1.h66911 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
66914 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66911 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
66914 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMCXN547_cm33_core1.h66911 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
66914 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67658 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
67661 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMCXN947_cm33_core0.h67658 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
67661 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67658 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
67661 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)
DMCXN946_cm33_core1.h67658 #define SCT_DMAREQ0_DEV_12_MASK (0x1000U) macro
67661 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_12_SHIFT)) & SCT_DMAREQ0_DEV_12_MASK)

12