Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_11_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38580 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
38583 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38580 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
38583 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39651 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
39654 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41278 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
41281 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44399 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
44402 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT735S_cm33_core1.h44459 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
44462 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT735S_ezhv.h62653 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
62656 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT735S_cm33_core0.h62337 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
62340 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41277 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
41280 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44281 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
44284 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47682 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
47685 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT758S_hifi1.h47620 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
47623 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT758S_cm33_core0.h65562 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
65565 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47620 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
47623 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT798S_cm33_core1.h47682 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
47685 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT798S_hifi4.h65477 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
65480 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMIMXRT798S_cm33_core0.h65562 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
65565 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66906 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
66909 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMCXN546_cm33_core1.h66906 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
66909 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66906 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
66909 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMCXN547_cm33_core1.h66906 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
66909 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67653 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
67656 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMCXN947_cm33_core0.h67653 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
67656 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67653 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
67656 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)
DMCXN946_cm33_core1.h67653 #define SCT_DMAREQ0_DEV_11_MASK (0x800U) macro
67656 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_11_SHIFT)) & SCT_DMAREQ0_DEV_11_MASK)

12