Home
last modified time | relevance | path

Searched refs:MU2_MUA_BASE_NS (Results 1 – 11 of 11) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h50178 #define MU2_MUA_BASE_NS (0x40204000u) macro
50182 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
50196 #define MU_BASE_ADDRS_NS { MU2_MUA_BASE_NS, MU4_MUB_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1182/
DMIMXRT1182.h56499 #define MU2_MUA_BASE_NS (0x42430000u) macro
56503 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
56509 #define MU_BASE_ADDRS_NS { MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1181/
DMIMXRT1181.h52650 #define MU2_MUA_BASE_NS (0x42430000u) macro
52654 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
52660 #define MU_BASE_ADDRS_NS { MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1187/
DMIMXRT1187_cm33.h52921 #define MU2_MUA_BASE_NS (0x42430000u) macro
52925 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
52931 #define MU_BASE_ADDRS_NS { MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1189/
DMIMXRT1189_cm33.h56769 #define MU2_MUA_BASE_NS (0x42430000u) macro
56773 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
56779 #define MU_BASE_ADDRS_NS { MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX9352/
DMIMX9352_cm33.h48224 #define MU2_MUA_BASE_NS (0x42430000u) macro
48228 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
48234 #define MU_BASE_ADDRS_NS { MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD3/
DMIMX8UD3_cm33.h38169 #define MU2_MUA_BASE_NS (0x28024000u) macro
38173 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
38179 …fine MU_BASE_ADDRS_NS { MU0_MUA_BASE_NS, MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD7/
DMIMX8UD7_cm33.h38169 #define MU2_MUA_BASE_NS (0x28024000u) macro
38173 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
38179 …fine MU_BASE_ADDRS_NS { MU0_MUA_BASE_NS, MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD5/
DMIMX8UD5_cm33.h36561 #define MU2_MUA_BASE_NS (0x28024000u) macro
36565 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
36571 …fine MU_BASE_ADDRS_NS { MU0_MUA_BASE_NS, MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US3/
DMIMX8US3_cm33.h38169 #define MU2_MUA_BASE_NS (0x28024000u) macro
38173 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
38179 …fine MU_BASE_ADDRS_NS { MU0_MUA_BASE_NS, MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US5/
DMIMX8US5_cm33.h36561 #define MU2_MUA_BASE_NS (0x28024000u) macro
36565 #define MU2_MUA_NS ((MU_Type *)MU2_MUA_BASE_NS)
36571 …fine MU_BASE_ADDRS_NS { MU0_MUA_BASE_NS, MU1_MUA_BASE_NS, MU2_MUA_BASE_NS }