Home
last modified time | relevance | path

Searched refs:FTM_QDCTRL_PHBFLTREN_MASK (Results 1 – 25 of 65) sorted by relevance

123

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K142_FTM.h976 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
979 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K148_FTM.h992 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
995 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K118_FTM.h968 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
971 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K116_FTM.h968 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
971 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K146_FTM.h984 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
987 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K142W_FTM.h976 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
979 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K144W_FTM.h976 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
979 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
DS32K144_FTM.h972 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
975 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/drivers/ftm/
Dfsl_ftm.c1020 …reg &= ~(FTM_QDCTRL_QUADMODE_MASK | FTM_QDCTRL_PHAFLTREN_MASK | FTM_QDCTRL_PHBFLTREN_MASK | FTM_QD… in FTM_SetupQuadDecode()
/hal_nxp-latest/mcux/mcux-sdk/devices/MK02F12810/
DMK02F12810.h4611 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
4617 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC865/
DLPC865.h3089 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
3095 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC864/
DLPC864.h3087 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
3093 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV30F12810/
DMKV30F12810.h4616 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
4622 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV10Z7/
DMKV10Z7.h4042 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
4048 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z4/
DMKE14Z4.h2924 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
2930 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV31F12810/
DMKV31F12810.h4643 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
4649 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h2925 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
2931 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV10Z1287/
DMKV10Z1287.h4518 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
4524 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h2923 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
2929 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV11Z7/
DMKV11Z7.h5306 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
5312 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV31F25612/
DMKV31F25612.h5406 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
5412 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV31F51212/
DMKV31F51212.h5648 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
5654 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK22F12810/
DMK22F12810.h4647 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
4653 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z7/
DMKE14Z7.h5431 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
5437 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z7/
DMKE15Z7.h5433 #define FTM_QDCTRL_PHBFLTREN_MASK (0x40U) macro
5439 … (((uint32_t)(((uint32_t)(x)) << FTM_QDCTRL_PHBFLTREN_SHIFT)) & FTM_QDCTRL_PHBFLTREN_MASK)

123