Home
last modified time | relevance | path

Searched refs:FGPIO_PDDR_PDD_MASK (Results 1 – 25 of 47) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC041/
DMCXC041.h933 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
939 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE04Z4/
DMKE04Z4.h953 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
959 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE02Z4/
DMKE02Z4.h937 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
943 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE04Z1284/
DMKE04Z1284.h958 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
964 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE06Z4/
DMKE06Z4.h958 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
964 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKL17Z644/
DMKL17Z644.h1753 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1759 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC141/
DMCXC141.h1941 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1947 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC142/
DMCXC142.h1939 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1945 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKL25Z4/
DMKL25Z4.h1112 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1114 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC242/
DMCXC242.h1941 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1947 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKL27Z644/
DMKL27Z644.h1762 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1768 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC144/
DMCXC144.h1799 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1805 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC143/
DMCXC143.h1799 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1805 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC243/
DMCXC243.h1797 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1803 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXC244/
DMCXC244.h1799 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1805 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV10Z7/
DMKV10Z7.h2712 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
2718 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z4/
DMKE14Z4.h1599 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1605 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h1600 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1606 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV10Z1287/
DMKV10Z1287.h2973 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
2979 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h1598 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
1604 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z7/
DMKE12Z7.h3449 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
3455 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z9/
DMKE12Z9.h3337 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
3344 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z7/
DMKE17Z7.h3453 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
3459 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z7/
DMKE13Z7.h3451 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
3457 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV11Z7/
DMKV11Z7.h3761 #define FGPIO_PDDR_PDD_MASK (0xFFFFFFFFU) macro
3767 … (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)

12