Home
last modified time | relevance | path

Searched refs:DIGTMP_PDR_TPD6_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h11793 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
11799 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h11763 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
11769 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h14077 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14083 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
DMCXN546_cm33_core1.h14077 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14083 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h14077 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14083 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
DMCXN547_cm33_core1.h14077 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14083 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h14123 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14129 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
DMCXN947_cm33_core0.h14123 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14129 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h14123 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14129 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)
DMCXN946_cm33_core1.h14123 #define DIGTMP_PDR_TPD6_MASK (0x40U) macro
14129 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD6_SHIFT)) & DIGTMP_PDR_TPD6_MASK)