| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA142/ |
| D | MCXA142.h | 2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA143/ |
| D | MCXA143.h | 2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA153/ |
| D | MCXA153.h | 2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA152/ |
| D | MCXA152.h | 2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA146/ |
| D | MCXA146.h | 4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA145/ |
| D | MCXA145.h | 4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA144/ |
| D | MCXA144.h | 4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA156/ |
| D | MCXA156.h | 4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA154/ |
| D | MCXA154.h | 4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXA155/ |
| D | MCXA155.h | 4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/ |
| D | MIMXRT735S_hifi1.h | 10548 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10551 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT735S_cm33_core1.h | 10582 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10585 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT735S_ezhv.h | 16833 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 16836 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT735S_cm33_core0.h | 17359 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 17362 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/ |
| D | MIMXRT758S_cm33_core1.h | 10582 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10585 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT758S_hifi1.h | 10548 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10551 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/ |
| D | MCXN236.h | 8523 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 8526 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/ |
| D | MCXN235.h | 8493 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 8496 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/ |
| D | MIMXRT798S_hifi1.h | 10548 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10551 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT798S_cm33_core1.h | 10582 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10585 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT798S_hifi4.h | 17300 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 17303 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MIMXRT798S_cm33_core0.h | 17359 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 17362 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/ |
| D | MCXN546_cm33_core0.h | 10807 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10810 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| D | MCXN546_cm33_core1.h | 10807 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10810 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/ |
| D | MCXN547_cm33_core0.h | 10807 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro 10810 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
|