Home
last modified time | relevance | path

Searched refs:CDOG_SUB_SB_MASK (Results 1 – 25 of 33) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA142/
DMCXA142.h2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA143/
DMCXA143.h2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA153/
DMCXA153.h2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA152/
DMCXA152.h2142 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
2145 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA146/
DMCXA146.h4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA145/
DMCXA145.h4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA144/
DMCXA144.h4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA156/
DMCXA156.h4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA154/
DMCXA154.h4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXA155/
DMCXA155.h4345 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
4348 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h10548 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10551 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT735S_cm33_core1.h10582 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10585 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT735S_ezhv.h16833 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
16836 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT735S_cm33_core0.h17359 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
17362 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h10582 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10585 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT758S_hifi1.h10548 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10551 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h8523 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
8526 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h8493 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
8496 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h10548 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10551 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT798S_cm33_core1.h10582 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10585 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT798S_hifi4.h17300 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
17303 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMIMXRT798S_cm33_core0.h17359 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
17362 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h10807 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10810 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
DMCXN546_cm33_core1.h10807 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10810 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h10807 #define CDOG_SUB_SB_MASK (0xFFFFFFFFU) macro
10810 …) (((uint32_t)(((uint32_t)(x)) << CDOG_SUB_SB_SHIFT)) & CDOG_SUB_SB_MASK)

12