Home
last modified time | relevance | path

Searched refs:MUX_PA31E_TCC1_WO1 (Results 1 – 25 of 67) sorted by relevance

123

/hal_atmel-3.6.0/asf/sam0/include/samd21/pio/
Dsamd21e15a.h475 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
476 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21e16a.h475 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
476 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21e17a.h475 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
476 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21e18a.h475 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
476 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21g17au.h636 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
637 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21g18au.h636 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
637 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21g15a.h697 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
698 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21g16a.h697 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
698 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamd21g17a.h697 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
698 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
/hal_atmel-3.6.0/asf/sam0/include/samr21/pio/
Dsamr21e18a.h565 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
566 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamr21e16a.h565 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
566 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamr21e17a.h565 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
566 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamr21e19a.h655 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
656 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
/hal_atmel-3.6.0/asf/sam0/include/samc20/pio/
Dsamc20e16a.h520 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
521 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamc20e17a.h520 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
521 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamc20e15a.h520 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
521 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamc20e18a.h520 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
521 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
/hal_atmel-3.6.0/asf/sam0/include/samc21/pio/
Dsamc21e15a.h529 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
530 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamc21e16a.h529 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
530 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamc21e17a.h529 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
530 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsamc21e18a.h529 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
530 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
/hal_atmel-3.6.0/asf/sam0/include/saml21/pio/
Dsaml21e15b.h507 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
508 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsaml21e16b.h507 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
508 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsaml21e17b.h507 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
508 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)
Dsaml21e18b.h507 #define MUX_PA31E_TCC1_WO1 _L_(4) macro
508 #define PINMUX_PA31E_TCC1_WO1 ((PIN_PA31E_TCC1_WO1 << 16) | MUX_PA31E_TCC1_WO1)

123