Lines Matching refs:APB1PERIPH_BASE_S

1644 #define APB1PERIPH_BASE_S       PERIPH_BASE_S  macro
1653 #define TIM2_BASE_S (APB1PERIPH_BASE_S + 0x0000UL)
1654 #define TIM3_BASE_S (APB1PERIPH_BASE_S + 0x0400UL)
1655 #define TIM4_BASE_S (APB1PERIPH_BASE_S + 0x0800UL)
1656 #define TIM5_BASE_S (APB1PERIPH_BASE_S + 0x0C00UL)
1657 #define TIM6_BASE_S (APB1PERIPH_BASE_S + 0x1000UL)
1658 #define TIM7_BASE_S (APB1PERIPH_BASE_S + 0x1400UL)
1659 #define TIM12_BASE_S (APB1PERIPH_BASE_S + 0x1800UL)
1660 #define WWDG_BASE_S (APB1PERIPH_BASE_S + 0x2C00UL)
1661 #define IWDG_BASE_S (APB1PERIPH_BASE_S + 0x3000UL)
1662 #define SPI2_BASE_S (APB1PERIPH_BASE_S + 0x3800UL)
1663 #define SPI3_BASE_S (APB1PERIPH_BASE_S + 0x3C00UL)
1664 #define USART2_BASE_S (APB1PERIPH_BASE_S + 0x4400UL)
1665 #define USART3_BASE_S (APB1PERIPH_BASE_S + 0x4800UL)
1666 #define UART4_BASE_S (APB1PERIPH_BASE_S + 0x4C00UL)
1667 #define UART5_BASE_S (APB1PERIPH_BASE_S + 0x5000UL)
1668 #define I2C1_BASE_S (APB1PERIPH_BASE_S + 0x5400UL)
1669 #define I2C2_BASE_S (APB1PERIPH_BASE_S + 0x5800UL)
1670 #define I3C1_BASE_S (APB1PERIPH_BASE_S + 0x5C00UL)
1671 #define CRS_BASE_S (APB1PERIPH_BASE_S + 0x6000UL)
1672 #define USART6_BASE_S (APB1PERIPH_BASE_S + 0x6400UL)
1673 #define CEC_BASE_S (APB1PERIPH_BASE_S + 0x7000UL)
1674 #define DTS_BASE_S (APB1PERIPH_BASE_S + 0x8C00UL)
1675 #define LPTIM2_BASE_S (APB1PERIPH_BASE_S + 0x9400UL)
1676 #define FDCAN1_BASE_S (APB1PERIPH_BASE_S + 0xA400UL)
1677 #define FDCAN_CONFIG_BASE_S (APB1PERIPH_BASE_S + 0xA500UL)
1678 #define SRAMCAN_BASE_S (APB1PERIPH_BASE_S + 0xAC00UL)
1679 #define FDCAN2_BASE_S (APB1PERIPH_BASE_S + 0xA800UL)
1680 #define UCPD1_BASE_S (APB1PERIPH_BASE_S + 0xDC00UL)
2254 #define APB1PERIPH_BASE APB1PERIPH_BASE_S