Lines Matching refs:DMA1
129 #define RTE_USART8_DMA_TX_DMA_BASE DMA1
132 #define RTE_USART8_DMA_RX_DMA_BASE DMA1
138 #define RTE_USART9_DMA_TX_DMA_BASE DMA1
141 #define RTE_USART9_DMA_RX_DMA_BASE DMA1
147 #define RTE_USART10_DMA_TX_DMA_BASE DMA1
150 #define RTE_USART10_DMA_RX_DMA_BASE DMA1
156 #define RTE_USART11_DMA_TX_DMA_BASE DMA1
159 #define RTE_USART11_DMA_RX_DMA_BASE DMA1
165 #define RTE_USART12_DMA_TX_DMA_BASE DMA1
168 #define RTE_USART12_DMA_RX_DMA_BASE DMA1
174 #define RTE_USART13_DMA_TX_DMA_BASE DMA1
177 #define RTE_USART13_DMA_RX_DMA_BASE DMA1
335 #define RTE_I2C8_DMA_TX_DMA_BASE DMA1
338 #define RTE_I2C8_DMA_RX_DMA_BASE DMA1
344 #define RTE_I2C9_DMA_TX_DMA_BASE DMA1
347 #define RTE_I2C9_DMA_RX_DMA_BASE DMA1
353 #define RTE_I2C10_DMA_TX_DMA_BASE DMA1
356 #define RTE_I2C10_DMA_RX_DMA_BASE DMA1
362 #define RTE_I2C11_DMA_TX_DMA_BASE DMA1
365 #define RTE_I2C11_DMA_RX_DMA_BASE DMA1
371 #define RTE_I2C12_DMA_TX_DMA_BASE DMA1
374 #define RTE_I2C12_DMA_RX_DMA_BASE DMA1
380 #define RTE_I2C13_DMA_TX_DMA_BASE DMA1
383 #define RTE_I2C13_DMA_RX_DMA_BASE DMA1
389 #define RTE_I2C15_DMA_TX_DMA_BASE DMA1
392 #define RTE_I2C15_DMA_RX_DMA_BASE DMA1
552 #define RTE_SPI8_DMA_TX_DMA_BASE DMA1
555 #define RTE_SPI8_DMA_RX_DMA_BASE DMA1
561 #define RTE_SPI9_DMA_TX_DMA_BASE DMA1
564 #define RTE_SPI9_DMA_RX_DMA_BASE DMA1
570 #define RTE_SPI10_DMA_TX_DMA_BASE DMA1
573 #define RTE_SPI10_DMA_RX_DMA_BASE DMA1
579 #define RTE_SPI11_DMA_TX_DMA_BASE DMA1
582 #define RTE_SPI11_DMA_RX_DMA_BASE DMA1
588 #define RTE_SPI12_DMA_TX_DMA_BASE DMA1
591 #define RTE_SPI12_DMA_RX_DMA_BASE DMA1
597 #define RTE_SPI13_DMA_TX_DMA_BASE DMA1
600 #define RTE_SPI13_DMA_RX_DMA_BASE DMA1
606 #define RTE_SPI14_DMA_TX_DMA_BASE DMA1
609 #define RTE_SPI14_DMA_RX_DMA_BASE DMA1
615 #define RTE_SPI16_DMA_TX_DMA_BASE DMA1
618 #define RTE_SPI16_DMA_RX_DMA_BASE DMA1