Home
last modified time | relevance | path

Searched defs:mask_sh (Results 1 – 25 of 45) sorted by relevance

12

/Linux-v5.4/drivers/gpu/drm/amd/display/dc/dce/
Ddce_mem_input.h129 #define MI_GFX8_TILE_MASK_SH_LIST(mask_sh, blk)\ argument
140 #define MI_DCP_MASK_SH_LIST(mask_sh, blk)\ argument
165 #define MI_DCP_DCE11_MASK_SH_LIST(mask_sh, blk)\ argument
168 #define MI_DCP_PTE_MASK_SH_LIST(mask_sh, blk)\ argument
175 #define MI_DMIF_PG_MASK_SH_LIST(mask_sh, blk)\ argument
186 #define MI_DMIF_PG_MASK_SH_DCE(mask_sh, blk)\ argument
194 #define MI_DCE8_MASK_SH_LIST(mask_sh)\ argument
200 #define MI_DCE11_2_MASK_SH_LIST(mask_sh)\ argument
204 #define MI_DCE11_MASK_SH_LIST(mask_sh)\ argument
208 #define MI_GFX9_TILE_MASK_SH_LIST(mask_sh, blk)\ argument
[all …]
Ddce_hwseq.h449 #define HWSEQ_DCEF_MASK_SH_LIST(mask_sh, blk)\ argument
453 #define HWSEQ_BLND_MASK_SH_LIST(mask_sh, blk)\ argument
464 #define HWSEQ_PIXEL_RATE_MASK_SH_LIST(mask_sh, blk)\ argument
468 #define HWSEQ_PHYPLL_MASK_SH_LIST(mask_sh, blk)\ argument
472 #define HWSEQ_LVTMA_MASK_SH_LIST(mask_sh)\ argument
478 #define HWSEQ_DCE8_MASK_SH_LIST(mask_sh)\ argument
487 #define HWSEQ_DCE10_MASK_SH_LIST(mask_sh)\ argument
493 #define HWSEQ_DCE11_MASK_SH_LIST(mask_sh)\ argument
498 #define HWSEQ_DCE112_MASK_SH_LIST(mask_sh)\ argument
502 #define HWSEQ_GFX9_DCHUB_MASK_SH_LIST(mask_sh)\ argument
[all …]
Ddce_opp.h87 #define OPP_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh)\ argument
124 #define OPP_COMMON_MASK_SH_LIST_DCE_110(mask_sh)\ argument
130 #define OPP_COMMON_MASK_SH_LIST_DCE_100(mask_sh)\ argument
136 #define OPP_COMMON_MASK_SH_LIST_DCE_112(mask_sh)\ argument
147 #define OPP_COMMON_MASK_SH_LIST_DCE_80(mask_sh)\ argument
150 #define OPP_COMMON_MASK_SH_LIST_DCE_120(mask_sh)\ argument
Ddce_abm.h89 #define ABM_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
104 #define ABM_MASK_SH_LIST_DCE110(mask_sh) \ argument
135 #define ABM_MASK_SH_LIST_DCN10(mask_sh) \ argument
167 #define ABM_MASK_SH_LIST_DCN20(mask_sh) ABM_MASK_SH_LIST_DCE110(mask_sh) argument
Ddce_clock_source.h48 #define CS_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh)\ argument
54 #define CS_COMMON_MASK_SH_LIST_DCE_112(mask_sh)\ argument
99 #define CS_COMMON_MASK_SH_LIST_DCN2_0(mask_sh)\ argument
123 #define CS_COMMON_MASK_SH_LIST_DCN1_0(mask_sh)\ argument
Ddce_ipp.h67 #define IPP_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
106 #define IPP_DCE100_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
110 #define IPP_DCE120_MASK_SH_LIST_SOC_BASE(mask_sh) \ argument
Ddce_dmcu.h77 #define DMCU_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
103 #define DMCU_MASK_SH_LIST_DCE80(mask_sh) \ argument
121 #define DMCU_MASK_SH_LIST_DCE110(mask_sh) \ argument
126 #define DMCU_MASK_SH_LIST_DCN10(mask_sh) \ argument
Ddce_transform.h114 #define XFM_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
192 #define XFM_COMMON_MASK_SH_LIST_DCE80(mask_sh) \ argument
198 #define XFM_COMMON_MASK_SH_LIST_DCE110(mask_sh) \ argument
207 #define XFM_COMMON_MASK_SH_LIST_SOC_BASE(mask_sh) \ argument
/Linux-v5.4/drivers/gpu/drm/amd/display/dc/dcn10/
Ddcn10_hubp.h243 #define HUBP_MASK_SH_LIST_DCN_SHARE_COMMON(mask_sh)\ argument
366 #define HUBP_MASK_SH_LIST_DCN_COMMON(mask_sh)\ argument
373 #define HUBP_MASK_SH_LIST_DCN(mask_sh)\ argument
377 #define HUBP_MASK_SH_LIST_DCN_VM(mask_sh)\ argument
389 #define HUBP_MASK_SH_LIST_DCN10(mask_sh)\ argument
Ddcn10_ipp.h77 #define IPP_MASK_SH_LIST_DCN(mask_sh) \ argument
88 #define IPP_MASK_SH_LIST_DCN10(mask_sh) \ argument
109 #define IPP_MASK_SH_LIST_DCN20(mask_sh) \ argument
Ddcn10_opp.h68 #define OPP_MASK_SH_LIST_DCN(mask_sh) \ argument
97 #define OPP_MASK_SH_LIST_DCN10(mask_sh) \ argument
Ddcn10_dpp.h181 #define TF_REG_LIST_SH_MASK_DCN(mask_sh)\ argument
333 #define TF_REG_LIST_SH_MASK_DCN10(mask_sh)\ argument
Ddcn10_hubbub.h150 #define HUBBUB_MASK_SH_LIST_DCN_COMMON(mask_sh)\ argument
170 #define HUBBUB_MASK_SH_LIST_STUTTER(mask_sh) \ argument
180 #define HUBBUB_MASK_SH_LIST_DCN10(mask_sh)\ argument
/Linux-v5.4/drivers/gpu/drm/amd/display/dc/dcn20/
Ddcn20_hubp.h69 #define HUBP_MASK_SH_LIST_DCN2_SHARE_COMMON(mask_sh)\ argument
119 #define HUBP_MASK_SH_LIST_DCN2_COMMON(mask_sh)\ argument
126 #define HUBP_MASK_SH_LIST_DCN20(mask_sh)\ argument
Ddcn20_opp.h62 #define OPP_DPG_MASK_SH_LIST(mask_sh) \ argument
82 #define OPP_MASK_SH_LIST_DCN20(mask_sh) \ argument
Ddcn20_dccg.h50 #define DCCG_COMMON_MASK_SH_LIST_DCN_COMMON_BASE(mask_sh) \ argument
64 #define DCCG_MASK_SH_LIST_DCN2(mask_sh) \ argument
Ddcn20_optc.h46 #define TG_COMMON_MASK_SH_LIST_DCN2_0(mask_sh)\ argument
Ddcn20_stream_encoder.h44 #define SE_COMMON_MASK_SH_LIST_DCN20(mask_sh)\ argument
Ddcn20_link_encoder.h35 #define UNIPHY_MASK_SH_LIST(mask_sh)\ argument
38 #define LINK_ENCODER_MASK_SH_LIST_DCN20(mask_sh)\ argument
Ddcn20_hubbub.h63 #define HUBBUB_MASK_SH_LIST_DCN20(mask_sh)\ argument
/Linux-v5.4/drivers/gpu/drm/amd/display/dc/dcn21/
Ddcn21_hubbub.h58 #define HUBBUB_MASK_SH_LIST_HVM(mask_sh) \ argument
104 #define HUBBUB_MASK_SH_LIST_DCN21(mask_sh)\ argument
Ddcn21_hubp.h44 #define HUBP_MASK_SH_LIST_DCN21_COMMON(mask_sh)\ argument
100 #define HUBP_MASK_SH_LIST_DCN21(mask_sh)\ argument
/Linux-v5.4/drivers/gpu/drm/amd/display/dc/inc/hw/
Dclk_mgr_internal.h109 #define CLK_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
113 #define CLK_COMMON_MASK_SH_LIST_DCN_COMMON_BASE(mask_sh) \ argument
117 #define CLK_MASK_SH_LIST_RV1(mask_sh) \ argument
124 #define CLK_COMMON_MASK_SH_LIST_DCN20_BASE(mask_sh) \ argument
129 #define CLK_MASK_SH_LIST_NV10(mask_sh) \ argument
/Linux-v5.4/drivers/gpu/drm/amd/display/dc/gpio/
Dddc_regs.h100 #define DDC_MASK_SH_LIST_COMMON(mask_sh) \ argument
108 #define DDC_MASK_SH_LIST(mask_sh) \ argument
114 #define DDC_MASK_SH_LIST_DCN2(mask_sh, cd) \ argument
Dgeneric_regs.h48 #define GENERIC_MASK_SH_LIST(mask_sh, cd) \ argument

12