Searched refs:EXYNOS_MOUT_AUDSS (Results 1 – 11 of 11) sorted by relevance
40 <&clock_audss EXYNOS_MOUT_AUDSS>,51 <&clock_audss EXYNOS_MOUT_AUDSS>;
33 <&clock_audss EXYNOS_MOUT_AUDSS>,44 <&clock_audss EXYNOS_MOUT_AUDSS>;
135 assigned-clocks = <&clock_audss EXYNOS_MOUT_AUDSS>,140 <&clock_audss EXYNOS_MOUT_AUDSS>;
145 assigned-clocks = <&clock_audss EXYNOS_MOUT_AUDSS>,152 <&clock_audss EXYNOS_MOUT_AUDSS>;
101 assigned-clocks = <&clock_audss EXYNOS_MOUT_AUDSS>,107 <&clock_audss EXYNOS_MOUT_AUDSS>;
235 assigned-clocks = <&clock_audss EXYNOS_MOUT_AUDSS>;
155 assigned-clocks = <&clock_audss EXYNOS_MOUT_AUDSS>;
13 #define EXYNOS_MOUT_AUDSS 0 macro
111 for (i = EXYNOS_MOUT_AUDSS; i < EXYNOS_DOUT_SRP; i++) { in exynos_audss_clk_teardown()190 clk_table[EXYNOS_MOUT_AUDSS] = clk_hw_register_mux(dev, "mout_audss", in exynos_audss_clk_probe()
99 <&clock_audss EXYNOS_MOUT_AUDSS>,