Home
last modified time | relevance | path

Searched refs:__VALUE__ (Results 1 – 25 of 112) sorted by relevance

12345

/loramac-node-2.7.6/src/boards/mcu/stm32/STM32L1xx_HAL_Driver/Src/
Dstm32l1xx_ll_spi.c79 #define IS_LL_SPI_TRANSFER_DIRECTION(__VALUE__) (((__VALUE__) == LL_SPI_FULL_DUPLEX) \ argument
80 || ((__VALUE__) == LL_SPI_SIMPLEX_RX) \
81 || ((__VALUE__) == LL_SPI_HALF_DUPLEX_RX) \
82 || ((__VALUE__) == LL_SPI_HALF_DUPLEX_TX))
84 #define IS_LL_SPI_MODE(__VALUE__) (((__VALUE__) == LL_SPI_MODE_MASTER) \ argument
85 || ((__VALUE__) == LL_SPI_MODE_SLAVE))
87 #define IS_LL_SPI_DATAWIDTH(__VALUE__) (((__VALUE__) == LL_SPI_DATAWIDTH_8BIT) \ argument
88 || ((__VALUE__) == LL_SPI_DATAWIDTH_16BIT))
90 #define IS_LL_SPI_POLARITY(__VALUE__) (((__VALUE__) == LL_SPI_POLARITY_LOW) \ argument
91 || ((__VALUE__) == LL_SPI_POLARITY_HIGH))
[all …]
Dstm32l1xx_ll_gpio.c63 #define IS_LL_GPIO_PIN(__VALUE__) (((0x00000000U) < (__VALUE__)) && ((__VALUE__) <= (LL_GP… argument
65 #define IS_LL_GPIO_MODE(__VALUE__) (((__VALUE__) == LL_GPIO_MODE_INPUT) ||\ argument
66 ((__VALUE__) == LL_GPIO_MODE_OUTPUT) ||\
67 ((__VALUE__) == LL_GPIO_MODE_ALTERNATE) ||\
68 ((__VALUE__) == LL_GPIO_MODE_ANALOG))
70 #define IS_LL_GPIO_OUTPUT_TYPE(__VALUE__) (((__VALUE__) == LL_GPIO_OUTPUT_PUSHPULL) ||\ argument
71 ((__VALUE__) == LL_GPIO_OUTPUT_OPENDRAIN))
73 #define IS_LL_GPIO_SPEED(__VALUE__) (((__VALUE__) == LL_GPIO_SPEED_FREQ_LOW) ||\ argument
74 ((__VALUE__) == LL_GPIO_SPEED_FREQ_MEDIUM) ||\
75 ((__VALUE__) == LL_GPIO_SPEED_FREQ_HIGH) ||\
[all …]
Dstm32l1xx_ll_utils.c84 #define IS_LL_UTILS_SYSCLK_DIV(__VALUE__) (((__VALUE__) == LL_RCC_SYSCLK_DIV_1) \ argument
85 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_2) \
86 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_4) \
87 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_8) \
88 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_16) \
89 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_64) \
90 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_128) \
91 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_256) \
92 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_512))
94 #define IS_LL_UTILS_APB1_DIV(__VALUE__) (((__VALUE__) == LL_RCC_APB1_DIV_1) \ argument
[all …]
Dstm32l1xx_ll_usart.c78 #define IS_LL_USART_DIRECTION(__VALUE__) (((__VALUE__) == LL_USART_DIRECTION_NONE) \ argument
79 || ((__VALUE__) == LL_USART_DIRECTION_RX) \
80 || ((__VALUE__) == LL_USART_DIRECTION_TX) \
81 || ((__VALUE__) == LL_USART_DIRECTION_TX_RX))
83 #define IS_LL_USART_PARITY(__VALUE__) (((__VALUE__) == LL_USART_PARITY_NONE) \ argument
84 || ((__VALUE__) == LL_USART_PARITY_EVEN) \
85 || ((__VALUE__) == LL_USART_PARITY_ODD))
87 #define IS_LL_USART_DATAWIDTH(__VALUE__) (((__VALUE__) == LL_USART_DATAWIDTH_8B) \ argument
88 || ((__VALUE__) == LL_USART_DATAWIDTH_9B))
90 #define IS_LL_USART_OVERSAMPLING(__VALUE__) (((__VALUE__) == LL_USART_OVERSAMPLING_16) \ argument
[all …]
Dstm32l1xx_ll_tim.c64 #define IS_LL_TIM_COUNTERMODE(__VALUE__) (((__VALUE__) == LL_TIM_COUNTERMODE_UP) \ argument
65 || ((__VALUE__) == LL_TIM_COUNTERMODE_DOWN) \
66 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_UP) \
67 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_DOWN) \
68 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_UP_DOWN))
70 #define IS_LL_TIM_CLOCKDIVISION(__VALUE__) (((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV1) \ argument
71 || ((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV2) \
72 || ((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV4))
74 #define IS_LL_TIM_OCMODE(__VALUE__) (((__VALUE__) == LL_TIM_OCMODE_FROZEN) \ argument
75 || ((__VALUE__) == LL_TIM_OCMODE_ACTIVE) \
[all …]
Dstm32l1xx_ll_dma.c63 #define IS_LL_DMA_DIRECTION(__VALUE__) (((__VALUE__) == LL_DMA_DIRECTION_PERIPH_TO_MEMORY)… argument
64 … ((__VALUE__) == LL_DMA_DIRECTION_MEMORY_TO_PERIPH) || \
65 ((__VALUE__) == LL_DMA_DIRECTION_MEMORY_TO_MEMORY))
67 #define IS_LL_DMA_MODE(__VALUE__) (((__VALUE__) == LL_DMA_MODE_NORMAL) || \ argument
68 ((__VALUE__) == LL_DMA_MODE_CIRCULAR))
70 #define IS_LL_DMA_PERIPHINCMODE(__VALUE__) (((__VALUE__) == LL_DMA_PERIPH_INCREMENT) || \ argument
71 ((__VALUE__) == LL_DMA_PERIPH_NOINCREMENT))
73 #define IS_LL_DMA_MEMORYINCMODE(__VALUE__) (((__VALUE__) == LL_DMA_MEMORY_INCREMENT) || \ argument
74 ((__VALUE__) == LL_DMA_MEMORY_NOINCREMENT))
76 #define IS_LL_DMA_PERIPHDATASIZE(__VALUE__) (((__VALUE__) == LL_DMA_PDATAALIGN_BYTE) || \ argument
[all …]
Dstm32l1xx_ll_i2c.c65 #define IS_LL_I2C_PERIPHERAL_MODE(__VALUE__) (((__VALUE__) == LL_I2C_MODE_I2C) || \ argument
66 ((__VALUE__) == LL_I2C_MODE_SMBUS_HOST) || \
67 ((__VALUE__) == LL_I2C_MODE_SMBUS_DEVICE) || \
68 ((__VALUE__) == LL_I2C_MODE_SMBUS_DEVICE_ARP))
70 #define IS_I2C_CLOCK_SPEED(__VALUE__) (((__VALUE__) > 0U) && ((__VALUE__) <= LL_I2C_MAX_S… argument
72 #define IS_I2C_DUTY_CYCLE(__VALUE__) (((__VALUE__) == LL_I2C_DUTYCYCLE_2) || \ argument
73 ((__VALUE__) == LL_I2C_DUTYCYCLE_16_9))
75 #define IS_LL_I2C_OWN_ADDRESS1(__VALUE__) ((__VALUE__) <= 0x000003FFU) argument
77 #define IS_LL_I2C_TYPE_ACKNOWLEDGE(__VALUE__) (((__VALUE__) == LL_I2C_ACK) || \ argument
78 ((__VALUE__) == LL_I2C_NACK))
[all …]
/loramac-node-2.7.6/src/boards/mcu/stm32/STM32L0xx_HAL_Driver/Src/
Dstm32l0xx_ll_spi.c79 #define IS_LL_SPI_TRANSFER_DIRECTION(__VALUE__) (((__VALUE__) == LL_SPI_FULL_DUPLEX) \ argument
80 || ((__VALUE__) == LL_SPI_SIMPLEX_RX) \
81 || ((__VALUE__) == LL_SPI_HALF_DUPLEX_RX) \
82 || ((__VALUE__) == LL_SPI_HALF_DUPLEX_TX))
84 #define IS_LL_SPI_MODE(__VALUE__) (((__VALUE__) == LL_SPI_MODE_MASTER) \ argument
85 || ((__VALUE__) == LL_SPI_MODE_SLAVE))
87 #define IS_LL_SPI_DATAWIDTH(__VALUE__) (((__VALUE__) == LL_SPI_DATAWIDTH_8BIT) \ argument
88 || ((__VALUE__) == LL_SPI_DATAWIDTH_16BIT))
90 #define IS_LL_SPI_POLARITY(__VALUE__) (((__VALUE__) == LL_SPI_POLARITY_LOW) \ argument
91 || ((__VALUE__) == LL_SPI_POLARITY_HIGH))
[all …]
Dstm32l0xx_ll_dma.c63 #define IS_LL_DMA_DIRECTION(__VALUE__) (((__VALUE__) == LL_DMA_DIRECTION_PERIPH_TO_MEMORY)… argument
64 … ((__VALUE__) == LL_DMA_DIRECTION_MEMORY_TO_PERIPH) || \
65 ((__VALUE__) == LL_DMA_DIRECTION_MEMORY_TO_MEMORY))
67 #define IS_LL_DMA_MODE(__VALUE__) (((__VALUE__) == LL_DMA_MODE_NORMAL) || \ argument
68 ((__VALUE__) == LL_DMA_MODE_CIRCULAR))
70 #define IS_LL_DMA_PERIPHINCMODE(__VALUE__) (((__VALUE__) == LL_DMA_PERIPH_INCREMENT) || \ argument
71 ((__VALUE__) == LL_DMA_PERIPH_NOINCREMENT))
73 #define IS_LL_DMA_MEMORYINCMODE(__VALUE__) (((__VALUE__) == LL_DMA_MEMORY_INCREMENT) || \ argument
74 ((__VALUE__) == LL_DMA_MEMORY_NOINCREMENT))
76 #define IS_LL_DMA_PERIPHDATASIZE(__VALUE__) (((__VALUE__) == LL_DMA_PDATAALIGN_BYTE) || \ argument
[all …]
Dstm32l0xx_ll_utils.c84 #define IS_LL_UTILS_SYSCLK_DIV(__VALUE__) (((__VALUE__) == LL_RCC_SYSCLK_DIV_1) \ argument
85 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_2) \
86 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_4) \
87 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_8) \
88 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_16) \
89 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_64) \
90 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_128) \
91 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_256) \
92 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_512))
94 #define IS_LL_UTILS_APB1_DIV(__VALUE__) (((__VALUE__) == LL_RCC_APB1_DIV_1) \ argument
[all …]
Dstm32l0xx_ll_usart.c78 #define IS_LL_USART_DIRECTION(__VALUE__) (((__VALUE__) == LL_USART_DIRECTION_NONE) \ argument
79 || ((__VALUE__) == LL_USART_DIRECTION_RX) \
80 || ((__VALUE__) == LL_USART_DIRECTION_TX) \
81 || ((__VALUE__) == LL_USART_DIRECTION_TX_RX))
83 #define IS_LL_USART_PARITY(__VALUE__) (((__VALUE__) == LL_USART_PARITY_NONE) \ argument
84 || ((__VALUE__) == LL_USART_PARITY_EVEN) \
85 || ((__VALUE__) == LL_USART_PARITY_ODD))
87 #define IS_LL_USART_DATAWIDTH(__VALUE__) (((__VALUE__) == LL_USART_DATAWIDTH_7B) \ argument
88 || ((__VALUE__) == LL_USART_DATAWIDTH_8B) \
89 || ((__VALUE__) == LL_USART_DATAWIDTH_9B))
[all …]
Dstm32l0xx_ll_gpio.c63 #define IS_LL_GPIO_PIN(__VALUE__) ((((uint32_t)0x00000000U) < (__VALUE__)) && ((__VALUE__)… argument
65 #define IS_LL_GPIO_MODE(__VALUE__) (((__VALUE__) == LL_GPIO_MODE_INPUT) ||\ argument
66 ((__VALUE__) == LL_GPIO_MODE_OUTPUT) ||\
67 ((__VALUE__) == LL_GPIO_MODE_ALTERNATE) ||\
68 ((__VALUE__) == LL_GPIO_MODE_ANALOG))
70 #define IS_LL_GPIO_OUTPUT_TYPE(__VALUE__) (((__VALUE__) == LL_GPIO_OUTPUT_PUSHPULL) ||\ argument
71 ((__VALUE__) == LL_GPIO_OUTPUT_OPENDRAIN))
73 #define IS_LL_GPIO_SPEED(__VALUE__) (((__VALUE__) == LL_GPIO_SPEED_FREQ_LOW) ||\ argument
74 ((__VALUE__) == LL_GPIO_SPEED_FREQ_MEDIUM) ||\
75 ((__VALUE__) == LL_GPIO_SPEED_FREQ_HIGH) ||\
[all …]
Dstm32l0xx_ll_lpuart.c84 #define IS_LL_LPUART_DIRECTION(__VALUE__) (((__VALUE__) == LL_LPUART_DIRECTION_NONE) \ argument
85 || ((__VALUE__) == LL_LPUART_DIRECTION_RX) \
86 || ((__VALUE__) == LL_LPUART_DIRECTION_TX) \
87 || ((__VALUE__) == LL_LPUART_DIRECTION_TX_RX))
89 #define IS_LL_LPUART_PARITY(__VALUE__) (((__VALUE__) == LL_LPUART_PARITY_NONE) \ argument
90 || ((__VALUE__) == LL_LPUART_PARITY_EVEN) \
91 || ((__VALUE__) == LL_LPUART_PARITY_ODD))
93 #define IS_LL_LPUART_DATAWIDTH(__VALUE__) (((__VALUE__) == LL_LPUART_DATAWIDTH_7B) \ argument
94 || ((__VALUE__) == LL_LPUART_DATAWIDTH_8B) \
95 || ((__VALUE__) == LL_LPUART_DATAWIDTH_9B))
[all …]
Dstm32l0xx_ll_tim.c64 #define IS_LL_TIM_COUNTERMODE(__VALUE__) (((__VALUE__) == LL_TIM_COUNTERMODE_UP) \ argument
65 || ((__VALUE__) == LL_TIM_COUNTERMODE_DOWN) \
66 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_UP) \
67 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_DOWN) \
68 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_UP_DOWN))
70 #define IS_LL_TIM_CLOCKDIVISION(__VALUE__) (((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV1) \ argument
71 || ((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV2) \
72 || ((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV4))
74 #define IS_LL_TIM_OCMODE(__VALUE__) (((__VALUE__) == LL_TIM_OCMODE_FROZEN) \ argument
75 || ((__VALUE__) == LL_TIM_OCMODE_ACTIVE) \
[all …]
Dstm32l0xx_ll_lptim.c64 #define IS_LPTIM_CLOCK_SOURCE(__VALUE__) (((__VALUE__) == LL_LPTIM_CLK_SOURCE_INTERNAL) \ argument
65 || ((__VALUE__) == LL_LPTIM_CLK_SOURCE_EXTERNAL))
67 #define IS_LPTIM_CLOCK_PRESCALER(__VALUE__) (((__VALUE__) == LL_LPTIM_PRESCALER_DIV1) \ argument
68 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV2) \
69 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV4) \
70 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV8) \
71 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV16) \
72 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV32) \
73 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV64) \
74 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV128))
[all …]
Dstm32l0xx_ll_i2c.c64 #define IS_LL_I2C_PERIPHERAL_MODE(__VALUE__) (((__VALUE__) == LL_I2C_MODE_I2C) || \ argument
65 ((__VALUE__) == LL_I2C_MODE_SMBUS_HOST) || \
66 ((__VALUE__) == LL_I2C_MODE_SMBUS_DEVICE) || \
67 ((__VALUE__) == LL_I2C_MODE_SMBUS_DEVICE_ARP))
69 #define IS_LL_I2C_ANALOG_FILTER(__VALUE__) (((__VALUE__) == LL_I2C_ANALOGFILTER_ENABLE) || \ argument
70 ((__VALUE__) == LL_I2C_ANALOGFILTER_DISABLE))
72 #define IS_LL_I2C_DIGITAL_FILTER(__VALUE__) ((__VALUE__) <= 0x0000000FU) argument
74 #define IS_LL_I2C_OWN_ADDRESS1(__VALUE__) ((__VALUE__) <= 0x000003FFU) argument
76 #define IS_LL_I2C_TYPE_ACKNOWLEDGE(__VALUE__) (((__VALUE__) == LL_I2C_ACK) || \ argument
77 ((__VALUE__) == LL_I2C_NACK))
[all …]
/loramac-node-2.7.6/src/boards/mcu/stm32/STM32L4xx_HAL_Driver/Inc/
Dstm32l4xx_hal_tsc.h652 #define IS_TSC_CTPH(__VALUE__) (((__VALUE__) == TSC_CTPH_1CYCLE) || \ argument
653 ((__VALUE__) == TSC_CTPH_2CYCLES) || \
654 ((__VALUE__) == TSC_CTPH_3CYCLES) || \
655 ((__VALUE__) == TSC_CTPH_4CYCLES) || \
656 ((__VALUE__) == TSC_CTPH_5CYCLES) || \
657 ((__VALUE__) == TSC_CTPH_6CYCLES) || \
658 ((__VALUE__) == TSC_CTPH_7CYCLES) || \
659 ((__VALUE__) == TSC_CTPH_8CYCLES) || \
660 ((__VALUE__) == TSC_CTPH_9CYCLES) || \
661 ((__VALUE__) == TSC_CTPH_10CYCLES) || \
[all …]
/loramac-node-2.7.6/src/boards/mcu/stm32/STM32L4xx_HAL_Driver/Src/
Dstm32l4xx_ll_spi.c78 #define IS_LL_SPI_TRANSFER_DIRECTION(__VALUE__) (((__VALUE__) == LL_SPI_FULL_DUPLEX) \ argument
79 || ((__VALUE__) == LL_SPI_SIMPLEX_RX) \
80 || ((__VALUE__) == LL_SPI_HALF_DUPLEX_RX) \
81 || ((__VALUE__) == LL_SPI_HALF_DUPLEX_TX))
83 #define IS_LL_SPI_MODE(__VALUE__) (((__VALUE__) == LL_SPI_MODE_MASTER) \ argument
84 || ((__VALUE__) == LL_SPI_MODE_SLAVE))
86 #define IS_LL_SPI_DATAWIDTH(__VALUE__) (((__VALUE__) == LL_SPI_DATAWIDTH_4BIT) \ argument
87 || ((__VALUE__) == LL_SPI_DATAWIDTH_5BIT) \
88 || ((__VALUE__) == LL_SPI_DATAWIDTH_6BIT) \
89 || ((__VALUE__) == LL_SPI_DATAWIDTH_7BIT) \
[all …]
Dstm32l4xx_ll_usart.c75 #define IS_LL_USART_PRESCALER(__VALUE__) (((__VALUE__) == LL_USART_PRESCALER_DIV1) \ argument
76 || ((__VALUE__) == LL_USART_PRESCALER_DIV2) \
77 || ((__VALUE__) == LL_USART_PRESCALER_DIV4) \
78 || ((__VALUE__) == LL_USART_PRESCALER_DIV6) \
79 || ((__VALUE__) == LL_USART_PRESCALER_DIV8) \
80 || ((__VALUE__) == LL_USART_PRESCALER_DIV10) \
81 || ((__VALUE__) == LL_USART_PRESCALER_DIV12) \
82 || ((__VALUE__) == LL_USART_PRESCALER_DIV16) \
83 || ((__VALUE__) == LL_USART_PRESCALER_DIV32) \
84 || ((__VALUE__) == LL_USART_PRESCALER_DIV64) \
[all …]
Dstm32l4xx_ll_lpuart.c77 #define IS_LL_LPUART_PRESCALER(__VALUE__) (((__VALUE__) == LL_LPUART_PRESCALER_DIV1) \ argument
78 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV2) \
79 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV4) \
80 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV6) \
81 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV8) \
82 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV10) \
83 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV12) \
84 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV16) \
85 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV32) \
86 || ((__VALUE__) == LL_LPUART_PRESCALER_DIV64) \
[all …]
Dstm32l4xx_ll_gpio.c68 #define IS_LL_GPIO_PIN(__VALUE__) (((0x00u) < (__VALUE__)) && ((__VALUE__) <= (LL_GPIO_PIN… argument
70 #define IS_LL_GPIO_MODE(__VALUE__) (((__VALUE__) == LL_GPIO_MODE_INPUT) ||\ argument
71 ((__VALUE__) == LL_GPIO_MODE_OUTPUT) ||\
72 ((__VALUE__) == LL_GPIO_MODE_ALTERNATE) ||\
73 ((__VALUE__) == LL_GPIO_MODE_ANALOG))
75 #define IS_LL_GPIO_OUTPUT_TYPE(__VALUE__) (((__VALUE__) == LL_GPIO_OUTPUT_PUSHPULL) ||\ argument
76 ((__VALUE__) == LL_GPIO_OUTPUT_OPENDRAIN))
78 #define IS_LL_GPIO_SPEED(__VALUE__) (((__VALUE__) == LL_GPIO_SPEED_FREQ_LOW) ||\ argument
79 ((__VALUE__) == LL_GPIO_SPEED_FREQ_MEDIUM) ||\
80 ((__VALUE__) == LL_GPIO_SPEED_FREQ_HIGH) ||\
[all …]
Dstm32l4xx_ll_tim.c64 #define IS_LL_TIM_COUNTERMODE(__VALUE__) (((__VALUE__) == LL_TIM_COUNTERMODE_UP) \ argument
65 || ((__VALUE__) == LL_TIM_COUNTERMODE_DOWN) \
66 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_UP) \
67 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_DOWN) \
68 || ((__VALUE__) == LL_TIM_COUNTERMODE_CENTER_UP_DOWN))
70 #define IS_LL_TIM_CLOCKDIVISION(__VALUE__) (((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV1) \ argument
71 || ((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV2) \
72 || ((__VALUE__) == LL_TIM_CLOCKDIVISION_DIV4))
74 #define IS_LL_TIM_OCMODE(__VALUE__) (((__VALUE__) == LL_TIM_OCMODE_FROZEN) \ argument
75 || ((__VALUE__) == LL_TIM_OCMODE_ACTIVE) \
[all …]
Dstm32l4xx_ll_dma.c63 #define IS_LL_DMA_DIRECTION(__VALUE__) (((__VALUE__) == LL_DMA_DIRECTION_PERIPH_TO_MEMORY)… argument
64 … ((__VALUE__) == LL_DMA_DIRECTION_MEMORY_TO_PERIPH) || \
65 ((__VALUE__) == LL_DMA_DIRECTION_MEMORY_TO_MEMORY))
67 #define IS_LL_DMA_MODE(__VALUE__) (((__VALUE__) == LL_DMA_MODE_NORMAL) || \ argument
68 ((__VALUE__) == LL_DMA_MODE_CIRCULAR))
70 #define IS_LL_DMA_PERIPHINCMODE(__VALUE__) (((__VALUE__) == LL_DMA_PERIPH_INCREMENT) || \ argument
71 ((__VALUE__) == LL_DMA_PERIPH_NOINCREMENT))
73 #define IS_LL_DMA_MEMORYINCMODE(__VALUE__) (((__VALUE__) == LL_DMA_MEMORY_INCREMENT) || \ argument
74 ((__VALUE__) == LL_DMA_MEMORY_NOINCREMENT))
76 #define IS_LL_DMA_PERIPHDATASIZE(__VALUE__) (((__VALUE__) == LL_DMA_PDATAALIGN_BYTE) || \ argument
[all …]
Dstm32l4xx_ll_utils.c104 #define IS_LL_UTILS_SYSCLK_DIV(__VALUE__) (((__VALUE__) == LL_RCC_SYSCLK_DIV_1) \ argument
105 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_2) \
106 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_4) \
107 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_8) \
108 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_16) \
109 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_64) \
110 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_128) \
111 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_256) \
112 || ((__VALUE__) == LL_RCC_SYSCLK_DIV_512))
114 #define IS_LL_UTILS_APB1_DIV(__VALUE__) (((__VALUE__) == LL_RCC_APB1_DIV_1) \ argument
[all …]
Dstm32l4xx_ll_lptim.c64 #define IS_LL_LPTIM_CLOCK_SOURCE(__VALUE__) (((__VALUE__) == LL_LPTIM_CLK_SOURCE_INTERNAL) \ argument
65 || ((__VALUE__) == LL_LPTIM_CLK_SOURCE_EXTERNAL))
67 #define IS_LL_LPTIM_CLOCK_PRESCALER(__VALUE__) (((__VALUE__) == LL_LPTIM_PRESCALER_DIV1) \ argument
68 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV2) \
69 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV4) \
70 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV8) \
71 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV16) \
72 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV32) \
73 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV64) \
74 || ((__VALUE__) == LL_LPTIM_PRESCALER_DIV128))
[all …]

12345