/hal_stm32-3.5.0/stm32cube/stm32l5xx/soc/ |
D | stm32l552xx.h | 9725 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 9726 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 9728 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 9729 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 9730 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32l562xx.h | 10057 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 10058 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 10060 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 10061 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 10062 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
/hal_stm32-3.5.0/stm32cube/stm32h7xx/soc/ |
D | stm32h7b3xx.h | 19407 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 19408 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 19410 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 19411 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 19412 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7a3xx.h | 18920 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 18921 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 18923 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 18924 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 18925 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7b3xxq.h | 19419 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 19420 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 19422 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 19423 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 19424 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7b0xx.h | 19400 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 19401 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 19403 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 19404 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 19405 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7b0xxq.h | 19412 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 19413 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 19415 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 19416 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 19417 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7a3xxq.h | 18932 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 18933 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 18935 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 18936 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 18937 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h723xx.h | 20591 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 20592 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 20594 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 20595 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 20596 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h730xx.h | 21078 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 21079 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 21081 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 21082 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 21083 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h733xx.h | 21078 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 21079 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 21081 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 21082 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 21083 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h730xxq.h | 21090 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 21091 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 21093 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 21094 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 21095 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h725xx.h | 20603 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 20604 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 20606 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 20607 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 20608 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h735xx.h | 21090 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro 21091 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */ 21093 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */ 21094 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */ 21095 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
|
/hal_stm32-3.5.0/stm32cube/stm32u5xx/soc/ |
D | stm32u545xx.h | 12600 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u535xx.h | 12200 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u575xx.h | 13223 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u5a5xx.h | 14019 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u585xx.h | 13672 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u5f7xx.h | 15068 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u595xx.h | 13570 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32u599xx.h | 17289 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
/hal_stm32-3.5.0/stm32cube/stm32h5xx/soc/ |
D | stm32h562xx.h | 12146 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32h563xx.h | 14230 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|
D | stm32h573xx.h | 14665 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
|