Home
last modified time | relevance | path

Searched refs:OCTOSPI_WPCCR_DMODE_Pos (Results 1 – 25 of 29) sorted by relevance

12

/hal_stm32-3.5.0/stm32cube/stm32l5xx/soc/
Dstm32l552xx.h9725 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
9726 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
9728 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
9729 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
9730 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32l562xx.h10057 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
10058 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
10060 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
10061 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
10062 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
/hal_stm32-3.5.0/stm32cube/stm32h7xx/soc/
Dstm32h7b3xx.h19407 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
19408 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
19410 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
19411 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
19412 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h7a3xx.h18920 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
18921 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
18923 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
18924 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
18925 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h7b3xxq.h19419 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
19420 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
19422 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
19423 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
19424 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h7b0xx.h19400 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
19401 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
19403 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
19404 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
19405 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h7b0xxq.h19412 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
19413 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
19415 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
19416 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
19417 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h7a3xxq.h18932 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
18933 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
18935 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
18936 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
18937 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h723xx.h20591 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
20592 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
20594 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
20595 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
20596 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h730xx.h21078 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
21079 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
21081 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
21082 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
21083 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h733xx.h21078 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
21079 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
21081 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
21082 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
21083 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h730xxq.h21090 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
21091 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
21093 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
21094 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
21095 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h725xx.h20603 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
20604 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
20606 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
20607 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
20608 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
Dstm32h735xx.h21090 #define OCTOSPI_WPCCR_DMODE_Pos (24U) macro
21091 #define OCTOSPI_WPCCR_DMODE_Msk (0x7UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x07000000 */
21093 #define OCTOSPI_WPCCR_DMODE_0 (0x1UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x01000000 */
21094 #define OCTOSPI_WPCCR_DMODE_1 (0x2UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x02000000 */
21095 #define OCTOSPI_WPCCR_DMODE_2 (0x4UL << OCTOSPI_WPCCR_DMODE_Pos) /*!< 0x04000000 */
/hal_stm32-3.5.0/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h12600 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u535xx.h12200 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u575xx.h13223 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u5a5xx.h14019 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u585xx.h13672 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u5f7xx.h15068 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u595xx.h13570 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32u599xx.h17289 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
/hal_stm32-3.5.0/stm32cube/stm32h5xx/soc/
Dstm32h562xx.h12146 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32h563xx.h14230 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro
Dstm32h573xx.h14665 #define OCTOSPI_WPCCR_DMODE_Pos XSPI_WPCCR_DMODE_Pos macro

12