Home
last modified time | relevance | path

Searched refs:MSCM_CP0CFG3_MMU_MASK (Results 1 – 14 of 14) sorted by relevance

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K116_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K118_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K148_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K142W_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K142_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K146_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K144W_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DS32K144_MSCM.h366 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
369 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
/hal_nxp-latest/s32/drivers/s32ze/BaseNXP/header/
DS32Z2_MSCM.h336 #define MSCM_CP0CFG3_MMU_MASK (0x4U) macro
339 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
/hal_nxp-latest/s32/drivers/s32k3/BaseNXP/header/
DS32K344_MSCM.h340 #define MSCM_CP0CFG3_MMU_MASK (0x4U) macro
343 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716A/
DMCXW716A.h25251 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
25257 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716C/
DMCXW716C.h27420 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
27426 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW727C/
DMCXW727C_cm33_core0.h28634 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
28640 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)
DMCXW727C_cm33_core1.h36386 #define MSCM_CP0CFG3_MMU_MASK (0x8U) macro
36392 … (((uint32_t)(((uint32_t)(x)) << MSCM_CP0CFG3_MMU_SHIFT)) & MSCM_CP0CFG3_MMU_MASK)