Home
last modified time | relevance | path

Searched refs:XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MIMXRT1011/
DMIMXRT1011.h31191 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
31193 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1015/
DMIMXRT1015.h34120 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
34122 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1021/
DMIMXRT1021.h46316 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
46318 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1024/
DMIMXRT1024.h46298 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
46300 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1051/
DMIMXRT1051.h42380 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
42382 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1052/
DMIMXRT1052.h52250 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
52252 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1061/
DMIMXRT1061.h44788 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
44790 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1062/
DMIMXRT1062.h54909 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
54911 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/mcux/devices/MIMXRT1064/
DMIMXRT1064.h54835 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK (0x2U) macro
54837 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK)
/hal_nxp-2.7.6/imx/devices/MCIMX6X/
DMCIMX6X_M4.h40107 #define XTALOSC24M_OSC_CONFIG0_CLR_ENABLE_MASK 0x2u macro