Home
last modified time | relevance | path

Searched refs:PERIPH_BASE_NS (Results 1 – 10 of 10) sorted by relevance

/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32l5xx/secure/
Dtarget_cfg.c58 #define PERIPHERALS_BASE_NS_START (PERIPH_BASE_NS)
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32u5xx/bl2/
Dlow_level_security.c243 PERIPH_BASE_NS,
244 PERIPH_BASE_NS + 0x10000000,
389 (uint32_t)PERIPH_BASE_NS,
390 ((uint32_t)PERIPH_BASE_NS + 0x10000000),
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32l5xx/bl2/
Dtfm_low_level_security.c661 region_cfg.region_base = PERIPH_BASE_NS; in mpu_init_cfg()
662 region_cfg.region_limit = PERIPH_BASE_NS + 0xFFFFFFF; in mpu_init_cfg()
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32h5xx/bl2/
Dlow_level_security.c136 PERIPH_BASE_NS,
459 (uint32_t)PERIPH_BASE_NS,
460 ((uint32_t)PERIPH_BASE_NS + 0xFFFFFFFUL),
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32u5xx/secure/
Dtarget_cfg.c81 #define PERIPHERALS_BASE_NS_START (PERIPH_BASE_NS)
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32h5xx/secure/
Dtarget_cfg.c91 #define PERIPHERALS_BASE_NS_START (PERIPH_BASE_NS)
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32h5xx/Device/Include/
Dstm32h573xx.h1812 #define PERIPH_BASE_NS (0x40000000UL) /*!< Peripheral non-secure base address … macro
1829 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS
1830 #define APB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00010000UL)
1831 #define AHB1PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00020000UL)
1832 #define AHB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x02020000UL)
1833 #define APB3PERIPH_BASE_NS (PERIPH_BASE_NS + 0x04000000UL)
1834 #define AHB3PERIPH_BASE_NS (PERIPH_BASE_NS + 0x04020000UL)
1835 #define AHB4PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06000000UL)
3149 #define PERIPH_BASE PERIPH_BASE_NS
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32l5xx/Device/Include/
Dstm32l552xx.h1345 #define PERIPH_BASE_NS (0x40000000UL) /*!< Peripheral non secure base address */ macro
1348 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS
1349 #define APB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00010000UL)
1350 #define AHB1PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00020000UL)
1351 #define AHB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x02020000UL)
1352 #define AHB3PERIPH_BASE_NS (PERIPH_BASE_NS + 0x04020000UL)
2488 #define PERIPH_BASE PERIPH_BASE_NS
Dstm32l562xx.h1419 #define PERIPH_BASE_NS (0x40000000UL) /*!< Peripheral non secure base address */ macro
1422 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS
1423 #define APB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00010000UL)
1424 #define AHB1PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00020000UL)
1425 #define AHB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x02020000UL)
1426 #define AHB3PERIPH_BASE_NS (PERIPH_BASE_NS + 0x04020000UL)
2611 #define PERIPH_BASE PERIPH_BASE_NS
/trusted-firmware-m-latest/platform/ext/target/stm/common/stm32u5xx/Device/Include/
Dstm32u585xx.h1730 #define PERIPH_BASE_NS (0x40000000UL) /*!< Peripheral non-secure base address … macro
1733 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS
1734 #define APB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00010000UL)
1735 #define AHB1PERIPH_BASE_NS (PERIPH_BASE_NS + 0x00020000UL)
1736 #define AHB2PERIPH_BASE_NS (PERIPH_BASE_NS + 0x02020000UL)
1737 #define APB3PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06000000UL)
1738 #define AHB3PERIPH_BASE_NS (PERIPH_BASE_NS + 0x06020000UL)
3011 #define PERIPH_BASE PERIPH_BASE_NS