Home
last modified time | relevance | path

Searched refs:RTC_TAFCR_TAMP1INSEL (Results 1 – 25 of 33) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32f2xx/drivers/include/
Dstm32f2xx_ll_rtc.h515 #define LL_RTC_TamperPin_Pos1 RTC_TAFCR_TAMP1INSEL /*!< Use RTC_AF2 as TAMPER1 */
2380 MODIFY_REG(RTCx->TAFCR, RTC_TAFCR_TAMP1INSEL, TamperPin); in LL_RTC_TAMPER_SetPin()
2395 return (uint32_t)(READ_BIT(RTCx->TAFCR, RTC_TAFCR_TAMP1INSEL)); in LL_RTC_TAMPER_GetPin()
Dstm32f2xx_hal_rtc_ex.h126 #define RTC_TAMPERPIN_POS1 RTC_TAFCR_TAMP1INSEL
/hal_stm32-latest/stm32cube/stm32f2xx/drivers/src/
Dstm32f2xx_hal_rtc_ex.c424 tmpreg &= ~RTC_TAFCR_TAMP1INSEL; in HAL_RTCEx_SetTamper()
485 tmpreg &= ~RTC_TAFCR_TAMP1INSEL; in HAL_RTCEx_SetTamper_IT()
/hal_stm32-latest/stm32cube/stm32f4xx/drivers/include/
Dstm32f4xx_ll_rtc.h575 #define LL_RTC_TamperPin_Pos1 RTC_TAFCR_TAMP1INSEL /*!< Use RTC_AF2 as TAMPER1 */
2763 MODIFY_REG(RTCx->TAFCR, RTC_TAFCR_TAMP1INSEL, TamperPin); in LL_RTC_TAMPER_SetPin()
2780 return (uint32_t)(READ_BIT(RTCx->TAFCR, RTC_TAFCR_TAMP1INSEL)); in LL_RTC_TAMPER_GetPin()
Dstm32f4xx_hal_rtc_ex.h147 #define RTC_TAMPERPIN_POS1 RTC_TAFCR_TAMP1INSEL
/hal_stm32-latest/stm32cube/stm32f4xx/drivers/src/
Dstm32f4xx_hal_rtc_ex.c462 RTC_TAFCR_TAMP1INSEL | \ in HAL_RTCEx_SetTamper()
539 RTC_TAFCR_TAMP1INSEL | \ in HAL_RTCEx_SetTamper_IT()
/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f410cx.h5419 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
5459 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f410rx.h5423 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
5463 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f410tx.h5379 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
5419 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f401xc.h5096 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
5136 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f401xe.h5096 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
5136 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f411xe.h5127 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
5167 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f405xx.h10581 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10621 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f412cx.h9736 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
9776 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f415xx.h10866 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10906 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f423xx.h11264 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
11304 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f407xx.h10917 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10957 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f412zx.h10734 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10774 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f412rx.h10701 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10741 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f412vx.h10712 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10752 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f413xx.h11114 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
11154 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
/hal_stm32-latest/stm32cube/stm32f2xx/soc/
Dstm32f215xx.h10368 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10380 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f205xx.h10113 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10125 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f207xx.h10448 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10460 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL
Dstm32f217xx.h10703 #define RTC_TAFCR_TAMP1INSEL RTC_TAFCR_TAMP1INSEL_Msk macro
10715 #define RTC_TAFCR_TAMPINSEL RTC_TAFCR_TAMP1INSEL

12