Home
last modified time | relevance | path

Searched refs:RIFSC_RISC_SECCFGRx_SEC5_Pos (Results 1 – 5 of 5) sorted by relevance

/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_rif.h92 #define RIF_RISC_PERIPH_INDEX_SPI6 (RIF_PERIPH_REG0 | RIFSC_RISC_SECCFGRx_SEC5_Pos)
123 #define RIF_RISC_PERIPH_INDEX_TIM11 (RIF_PERIPH_REG1 | RIFSC_RISC_SECCFGRx_SEC5_Pos)
152 #define RIF_RISC_PERIPH_INDEX_WWDG (RIF_PERIPH_REG2 | RIFSC_RISC_SECCFGRx_SEC5_Pos)
179 #define RIF_RISC_PERIPH_INDEX_DMA2D (RIF_PERIPH_REG3 | RIFSC_RISC_SECCFGRx_SEC5_Pos)
195 #define RIF_RCC_PERIPH_INDEX_RTC (RIF_PERIPH_REG4 | RIFSC_RISC_SECCFGRx_SEC5_Pos)
213 #define RIF_RCC_PERIPH_INDEX_GPIOG (RIF_PERIPH_REG5 | RIFSC_RISC_SECCFGRx_SEC5_Pos)
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h31709 #define RIFSC_RISC_SECCFGRx_SEC5_Pos (5U) macro
31710 #define RIFSC_RISC_SECCFGRx_SEC5_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC5_Pos) /*!< 0x…
Dstm32n657xx.h33074 #define RIFSC_RISC_SECCFGRx_SEC5_Pos (5U) macro
33075 #define RIFSC_RISC_SECCFGRx_SEC5_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC5_Pos) /*!< 0x…
Dstm32n655xx.h32742 #define RIFSC_RISC_SECCFGRx_SEC5_Pos (5U) macro
32743 #define RIFSC_RISC_SECCFGRx_SEC5_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC5_Pos) /*!< 0x…
Dstm32n647xx.h32041 #define RIFSC_RISC_SECCFGRx_SEC5_Pos (5U) macro
32042 #define RIFSC_RISC_SECCFGRx_SEC5_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC5_Pos) /*!< 0x…