Home
last modified time | relevance | path

Searched refs:RIFSC_RISC_SECCFGRx_SEC4_Pos (Results 1 – 5 of 5) sorted by relevance

/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_rif.h91 #define RIF_RISC_PERIPH_INDEX_SPI5 (RIF_PERIPH_REG0 | RIFSC_RISC_SECCFGRx_SEC4_Pos)
122 #define RIF_RISC_PERIPH_INDEX_TIM10 (RIF_PERIPH_REG1 | RIFSC_RISC_SECCFGRx_SEC4_Pos)
151 #define RIF_RISC_PERIPH_INDEX_IWDG (RIF_PERIPH_REG2 | RIFSC_RISC_SECCFGRx_SEC4_Pos)
178 #define RIF_RISC_PERIPH_INDEX_GFXMMU (RIF_PERIPH_REG3 | RIFSC_RISC_SECCFGRx_SEC4_Pos)
212 #define RIF_RCC_PERIPH_INDEX_GPIOF (RIF_PERIPH_REG5 | RIFSC_RISC_SECCFGRx_SEC4_Pos)
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h31706 #define RIFSC_RISC_SECCFGRx_SEC4_Pos (4U) macro
31707 #define RIFSC_RISC_SECCFGRx_SEC4_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC4_Pos) /*!< 0x…
Dstm32n657xx.h33071 #define RIFSC_RISC_SECCFGRx_SEC4_Pos (4U) macro
33072 #define RIFSC_RISC_SECCFGRx_SEC4_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC4_Pos) /*!< 0x…
Dstm32n655xx.h32739 #define RIFSC_RISC_SECCFGRx_SEC4_Pos (4U) macro
32740 #define RIFSC_RISC_SECCFGRx_SEC4_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC4_Pos) /*!< 0x…
Dstm32n647xx.h32038 #define RIFSC_RISC_SECCFGRx_SEC4_Pos (4U) macro
32039 #define RIFSC_RISC_SECCFGRx_SEC4_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC4_Pos) /*!< 0x…