Home
last modified time | relevance | path

Searched refs:RIFSC_RISC_SECCFGRx_SEC1_Pos (Results 1 – 5 of 5) sorted by relevance

/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_rif.h88 #define RIF_RISC_PERIPH_INDEX_SPI2 (RIF_PERIPH_REG0 | RIFSC_RISC_SECCFGRx_SEC1_Pos)
119 #define RIF_RISC_PERIPH_INDEX_TIM7 (RIF_PERIPH_REG1 | RIFSC_RISC_SECCFGRx_SEC1_Pos)
149 #define RIF_RISC_PERIPH_INDEX_VREFBUF (RIF_PERIPH_REG2 | RIFSC_RISC_SECCFGRx_SEC1_Pos)
175 #define RIF_RISC_PERIPH_INDEX_VENC (RIF_PERIPH_REG3 | RIFSC_RISC_SECCFGRx_SEC1_Pos)
209 #define RIF_RCC_PERIPH_INDEX_GPIOC (RIF_PERIPH_REG5 | RIFSC_RISC_SECCFGRx_SEC1_Pos)
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h31697 #define RIFSC_RISC_SECCFGRx_SEC1_Pos (1U) macro
31698 #define RIFSC_RISC_SECCFGRx_SEC1_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC1_Pos) /*!< 0x…
Dstm32n657xx.h33062 #define RIFSC_RISC_SECCFGRx_SEC1_Pos (1U) macro
33063 #define RIFSC_RISC_SECCFGRx_SEC1_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC1_Pos) /*!< 0x…
Dstm32n655xx.h32730 #define RIFSC_RISC_SECCFGRx_SEC1_Pos (1U) macro
32731 #define RIFSC_RISC_SECCFGRx_SEC1_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC1_Pos) /*!< 0x…
Dstm32n647xx.h32029 #define RIFSC_RISC_SECCFGRx_SEC1_Pos (1U) macro
32030 #define RIFSC_RISC_SECCFGRx_SEC1_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC1_Pos) /*!< 0x…