Home
last modified time | relevance | path

Searched refs:RIFSC_RISC_SECCFGRx_SEC17_Pos (Results 1 – 5 of 5) sorted by relevance

/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_rif.h103 #define RIF_RISC_PERIPH_INDEX_USART3 (RIF_PERIPH_REG0 | RIFSC_RISC_SECCFGRx_SEC17_Pos)
135 #define RIF_RISC_PERIPH_INDEX_LPTIM4 (RIF_PERIPH_REG1 | RIFSC_RISC_SECCFGRx_SEC17_Pos)
161 #define RIF_RISC_PERIPH_INDEX_MCE1 (RIF_PERIPH_REG2 | RIFSC_RISC_SECCFGRx_SEC17_Pos)
198 #define RIF_RCC_PERIPH_INDEX_FLEXRAM (RIF_PERIPH_REG4 | RIFSC_RISC_SECCFGRx_SEC17_Pos)
223 #define RIF_RCC_PERIPH_INDEX_NPURAM0 (RIF_PERIPH_REG5 | RIFSC_RISC_SECCFGRx_SEC17_Pos)
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h31745 #define RIFSC_RISC_SECCFGRx_SEC17_Pos (17U) macro
31746 #define RIFSC_RISC_SECCFGRx_SEC17_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC17_Pos) /*!< 0x…
Dstm32n657xx.h33110 #define RIFSC_RISC_SECCFGRx_SEC17_Pos (17U) macro
33111 #define RIFSC_RISC_SECCFGRx_SEC17_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC17_Pos) /*!< 0x…
Dstm32n655xx.h32778 #define RIFSC_RISC_SECCFGRx_SEC17_Pos (17U) macro
32779 #define RIFSC_RISC_SECCFGRx_SEC17_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC17_Pos) /*!< 0x…
Dstm32n647xx.h32077 #define RIFSC_RISC_SECCFGRx_SEC17_Pos (17U) macro
32078 #define RIFSC_RISC_SECCFGRx_SEC17_Msk (0x1UL << RIFSC_RISC_SECCFGRx_SEC17_Pos) /*!< 0x…