Home
last modified time | relevance | path

Searched refs:RCC_PLLCFGR_DIVQ1EN_Pos (Results 1 – 22 of 22) sorted by relevance

/hal_stm32-latest/stm32cube/stm32h7xx/soc/
Dstm32h7a3xx.h13096 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
13097 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h7b0xx.h13540 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
13541 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h7b0xxq.h13552 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
13553 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h7a3xxq.h13108 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
13109 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h7b3xx.h13547 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
13548 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h7b3xxq.h13559 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
13560 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h730xxq.h15408 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15409 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h733xx.h15396 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15397 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h725xx.h14957 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
14958 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h730xx.h15396 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15397 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h735xx.h15408 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15409 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h742xx.h14282 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
14283 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h723xx.h14945 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
14946 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h750xx.h15175 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15176 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h753xx.h15181 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15182 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h745xx.h15488 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15489 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h745xg.h15488 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15489 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h743xx.h14912 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
14913 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h755xx.h15757 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
15758 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h757xx.h18914 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
18915 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h747xg.h18645 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
18646 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */
Dstm32h747xx.h18645 #define RCC_PLLCFGR_DIVQ1EN_Pos (17U) macro
18646 #define RCC_PLLCFGR_DIVQ1EN_Msk (0x1UL << RCC_PLLCFGR_DIVQ1EN_Pos) /*!< 0x00020000 */