Home
last modified time | relevance | path

Searched refs:RCC_PLL4CFGR2_DIVQ (Results 1 – 25 of 27) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32mp1xx/drivers/src/
Dstm32mp1xx_hal_rcc.c1909 …RCC_OscInitStruct->PLL4.PLLQ = (uint32_t)((RCC->PLL4CFGR2 & RCC_PLL4CFGR2_DIVQ) >> RCC_PLL4CFGR2_D… in HAL_RCC_GetOscConfig()
2198 …LL4_Q_Frequency = (uint32_t)(pll4vco / ((float)(((RCC->PLL4CFGR2 & RCC_PLL4CFGR2_DIVQ) >> RCC_PLL4… in HAL_RCC_GetPLL4ClockFreq()
/hal_stm32-latest/stm32cube/stm32mp1xx/drivers/include/
Dstm32mp1xx_ll_rcc.h5126 return (uint32_t)((READ_BIT(RCC->PLL4CFGR2, RCC_PLL4CFGR2_DIVQ) >> RCC_PLL4CFGR2_DIVQ_Pos) + 1U); in LL_RCC_PLL4_GetQ()
5202 MODIFY_REG(RCC->PLL4CFGR2, RCC_PLL4CFGR2_DIVQ, (DIVQ - 1U) << RCC_PLL4CFGR2_DIVQ_Pos); in LL_RCC_PLL4_SetQ()
Dstm32mp1xx_hal_rcc.h3695 … MODIFY_REG( RCC->PLL4CFGR2, (RCC_PLL4CFGR2_DIVP | RCC_PLL4CFGR2_DIVQ | RCC_PLL4CFGR2_DIVR), \
/hal_stm32-latest/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_ca7.h25420 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151fxx_cm4.h25583 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151axx_ca7.h25420 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151axx_cm4.h25386 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151dxx_cm4.h25386 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151cxx_ca7.h25617 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151cxx_cm4.h25583 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp151fxx_ca7.h25617 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153axx_ca7.h26971 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153axx_cm4.h26937 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153cxx_ca7.h27168 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153cxx_cm4.h27134 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153dxx_ca7.h26971 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153dxx_cm4.h26937 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153fxx_ca7.h27168 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp153fxx_cm4.h27134 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp157axx_ca7.h28194 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp157axx_cm4.h28160 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp157cxx_ca7.h28391 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp157cxx_cm4.h28357 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp157dxx_ca7.h28194 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro
Dstm32mp157dxx_cm4.h28160 #define RCC_PLL4CFGR2_DIVQ RCC_PLL4CFGR2_DIVQ_Msk … macro

12