Home
last modified time | relevance | path

Searched refs:RCC_DCKCFGR_TIMPRE_Pos (Results 1 – 19 of 19) sorted by relevance

/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f410cx.h4859 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
4860 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f410rx.h4863 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
4864 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f410tx.h4819 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
4820 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f401xc.h4587 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
4588 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f401xe.h4587 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
4588 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f411xe.h4618 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
4619 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f412cx.h9144 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
9145 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f423xx.h10562 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
10563 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f412zx.h10142 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
10143 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f412rx.h10109 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
10110 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f412vx.h10120 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
10121 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f413xx.h10517 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
10518 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f427xx.h11257 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
11258 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f446xx.h11106 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
11107 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f429xx.h11613 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
11614 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f439xx.h11907 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
11908 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f437xx.h11559 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
11560 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f469xx.h14643 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
14644 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */
Dstm32f479xx.h14940 #define RCC_DCKCFGR_TIMPRE_Pos (24U) macro
14941 #define RCC_DCKCFGR_TIMPRE_Msk (0x1UL << RCC_DCKCFGR_TIMPRE_Pos) /*!< 0x01000000 */