Home
last modified time | relevance | path

Searched refs:PWR_CPUCR_CSSF_Pos (Results 1 – 25 of 26) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32h7xx/soc/
Dstm32h7a3xx.h12454 #define PWR_CPUCR_CSSF_Pos (9U) macro
12455 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h7b0xx.h12898 #define PWR_CPUCR_CSSF_Pos (9U) macro
12899 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h7b0xxq.h12910 #define PWR_CPUCR_CSSF_Pos (9U) macro
12911 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h7a3xxq.h12466 #define PWR_CPUCR_CSSF_Pos (9U) macro
12467 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h7b3xx.h12905 #define PWR_CPUCR_CSSF_Pos (9U) macro
12906 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h7b3xxq.h12917 #define PWR_CPUCR_CSSF_Pos (9U) macro
12918 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h730xxq.h14790 #define PWR_CPUCR_CSSF_Pos (9U) macro
14791 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h733xx.h14778 #define PWR_CPUCR_CSSF_Pos (9U) macro
14779 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h725xx.h14339 #define PWR_CPUCR_CSSF_Pos (9U) macro
14340 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h730xx.h14778 #define PWR_CPUCR_CSSF_Pos (9U) macro
14779 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h735xx.h14790 #define PWR_CPUCR_CSSF_Pos (9U) macro
14791 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h742xx.h13626 #define PWR_CPUCR_CSSF_Pos (9U) macro
13627 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h723xx.h14327 #define PWR_CPUCR_CSSF_Pos (9U) macro
14328 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h750xx.h14519 #define PWR_CPUCR_CSSF_Pos (9U) macro
14520 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h753xx.h14525 #define PWR_CPUCR_CSSF_Pos (9U) macro
14526 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h745xx.h14794 #define PWR_CPUCR_CSSF_Pos (9U) macro
14795 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h745xg.h14794 #define PWR_CPUCR_CSSF_Pos (9U) macro
14795 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h743xx.h14256 #define PWR_CPUCR_CSSF_Pos (9U) macro
14257 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h755xx.h15063 #define PWR_CPUCR_CSSF_Pos (9U) macro
15064 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h757xx.h18220 #define PWR_CPUCR_CSSF_Pos (9U) macro
18221 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h747xg.h17951 #define PWR_CPUCR_CSSF_Pos (9U) macro
17952 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
Dstm32h747xx.h17951 #define PWR_CPUCR_CSSF_Pos (9U) macro
17952 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000200 */
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h24728 #define PWR_CPUCR_CSSF_Pos (1U) macro
24729 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000002 */
Dstm32n657xx.h25877 #define PWR_CPUCR_CSSF_Pos (1U) macro
25878 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000002 */
Dstm32n655xx.h25635 #define PWR_CPUCR_CSSF_Pos (1U) macro
25636 #define PWR_CPUCR_CSSF_Msk (0x1UL << PWR_CPUCR_CSSF_Pos) /*!< 0x00000002 */

12