Home
last modified time | relevance | path

Searched refs:LL_APB1_GRP2_PERIPH_UCPD1 (Results 1 – 13 of 13) sorted by relevance

/hal_stm32-latest/stm32cube/stm32h7rsxx/drivers/src/
Dstm32h7rsxx_ll_ucpd.c91 LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
94 LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
97 LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
122 LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_Init()
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/src/
Dstm32u5xx_ll_ucpd.c91 LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
94 LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
97 LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
122 LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_Init()
/hal_stm32-latest/stm32cube/stm32l5xx/drivers/src/
Dstm32l5xx_ll_ucpd.c91 LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
94 LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
97 LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
122 LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_Init()
/hal_stm32-latest/stm32cube/stm32n6xx/drivers/src/
Dstm32n6xx_ll_ucpd.c91 LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
94 LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
97 LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
122 LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_Init()
/hal_stm32-latest/stm32cube/stm32g4xx/drivers/src/
Dstm32g4xx_ll_ucpd.c91 LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
94 LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
97 LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
122 LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_Init()
/hal_stm32-latest/stm32cube/stm32h5xx/drivers/src/
Dstm32h5xx_ll_ucpd.c91 LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
94 LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
97 LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_DeInit()
122 LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1); in LL_UCPD_Init()
/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_rcc.h1192 #define __HAL_RCC_UCPD1_CLK_ENABLE() LL_APB1_GRP2_EnableClock(LL_APB1_GRP2_PERIPH_UCPD1)
1193 #define __HAL_RCC_UCPD1_CLK_DISABLE() LL_APB1_GRP2_DisableClock(LL_APB1_GRP2_PERIPH_UCPD1)
1658 #define __HAL_RCC_UCPD1_IS_CLK_ENABLED() LL_APB1_GRP2_IsEnabledClock(LL_APB1_GRP2_PERIPH_UCPD1)
2120 #define __HAL_RCC_UCPD1_FORCE_RESET() LL_APB1_GRP2_ForceReset(LL_APB1_GRP2_PERIPH_UCPD1)
2121 #define __HAL_RCC_UCPD1_RELEASE_RESET() LL_APB1_GRP2_ReleaseReset(LL_APB1_GRP2_PERIPH_UCPD1)
2698 …ine __HAL_RCC_UCPD1_CLK_SLEEP_ENABLE() LL_APB1_GRP2_EnableClockLowPower(LL_APB1_GRP2_PERIPH_UCPD1)
2699 …ne __HAL_RCC_UCPD1_CLK_SLEEP_DISABLE() LL_APB1_GRP2_DisableClockLowPower(LL_APB1_GRP2_PERIPH_UCPD1)
3145 …AL_RCC_UCPD1_IS_CLK_SLEEP_ENABLED() LL_APB1_GRP2_IsEnabledClockLowPower(LL_APB1_GRP2_PERIPH_UCPD1)
Dstm32n6xx_ll_bus.h293 #define LL_APB1_GRP2_PERIPH_UCPD1 RCC_APB1ENR2_UCPD1EN macro
295 LL_APB1_GRP2_PERIPH_UCPD1)
/hal_stm32-latest/stm32cube/stm32l5xx/drivers/include/
Dstm32l5xx_ll_bus.h163 #define LL_APB1_GRP2_PERIPH_UCPD1 RCC_APB1ENR2_UCPD1EN macro
/hal_stm32-latest/stm32cube/stm32g4xx/drivers/include/
Dstm32g4xx_ll_bus.h179 #define LL_APB1_GRP2_PERIPH_UCPD1 RCC_APB1ENR2_UCPD1EN macro
/hal_stm32-latest/stm32cube/stm32h5xx/drivers/include/
Dstm32h5xx_ll_bus.h290 #define LL_APB1_GRP2_PERIPH_UCPD1 RCC_APB1HENR_UCPD1EN macro
/hal_stm32-latest/stm32cube/stm32h7rsxx/drivers/include/
Dstm32h7rsxx_ll_bus.h197 #define LL_APB1_GRP2_PERIPH_UCPD1 RCC_APB1ENR2_UCPD1EN macro
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_ll_bus.h248 #define LL_APB1_GRP2_PERIPH_UCPD1 RCC_APB1ENR2_UCPD1EN macro