Home
last modified time | relevance | path

Searched refs:GPIO_ADVCFGRH_9_Pos (Results 1 – 5 of 5) sorted by relevance

/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_ll_gpio.h1087 …IFY_REG(GPIOx->ADVCFGR[1], GPIO_ADVCFGRH_8 << ((POSITION_VAL(Pin) & 0x07U) * GPIO_ADVCFGRH_9_Pos), in LL_GPIO_SetPIOControlPin_8_15()
1088 (CfgMask << ((POSITION_VAL(Pin) & 0x07U) * GPIO_ADVCFGRH_9_Pos))); in LL_GPIO_SetPIOControlPin_8_15()
1112 … (GPIO_ADVCFGRH_8 << ((POSITION_VAL(Pin) & 0x07U) * GPIO_ADVCFGRH_9_Pos))) in LL_GPIO_GetPIOControlPin_8_15()
1113 >> ((POSITION_VAL(Pin) & 0x07U) * GPIO_ADVCFGRH_9_Pos)); in LL_GPIO_GetPIOControlPin_8_15()
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h20248 #define GPIO_ADVCFGRH_9_Pos (4U) macro
20249 #define GPIO_ADVCFGRH_9_Msk (0xFUL << GPIO_ADVCFGRH_9_Pos) /*!< 0x000000F0 */
20251 #define GPIO_ADVCFGRH_DLYPATH9 (0x1UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000010 */
20252 #define GPIO_ADVCFGRH_DE9 (0x2UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000020 */
20253 #define GPIO_ADVCFGRH_INVCLK9 (0x4UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000040 */
20254 #define GPIO_ADVCFGRH_RET9 (0x8UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000080 */
Dstm32n657xx.h21190 #define GPIO_ADVCFGRH_9_Pos (4U) macro
21191 #define GPIO_ADVCFGRH_9_Msk (0xFUL << GPIO_ADVCFGRH_9_Pos) /*!< 0x000000F0 */
21193 #define GPIO_ADVCFGRH_DLYPATH9 (0x1UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000010 */
21194 #define GPIO_ADVCFGRH_DE9 (0x2UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000020 */
21195 #define GPIO_ADVCFGRH_INVCLK9 (0x4UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000040 */
21196 #define GPIO_ADVCFGRH_RET9 (0x8UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000080 */
Dstm32n655xx.h20948 #define GPIO_ADVCFGRH_9_Pos (4U) macro
20949 #define GPIO_ADVCFGRH_9_Msk (0xFUL << GPIO_ADVCFGRH_9_Pos) /*!< 0x000000F0 */
20951 #define GPIO_ADVCFGRH_DLYPATH9 (0x1UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000010 */
20952 #define GPIO_ADVCFGRH_DE9 (0x2UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000020 */
20953 #define GPIO_ADVCFGRH_INVCLK9 (0x4UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000040 */
20954 #define GPIO_ADVCFGRH_RET9 (0x8UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000080 */
Dstm32n647xx.h20490 #define GPIO_ADVCFGRH_9_Pos (4U) macro
20491 #define GPIO_ADVCFGRH_9_Msk (0xFUL << GPIO_ADVCFGRH_9_Pos) /*!< 0x000000F0 */
20493 #define GPIO_ADVCFGRH_DLYPATH9 (0x1UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000010 */
20494 #define GPIO_ADVCFGRH_DE9 (0x2UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000020 */
20495 #define GPIO_ADVCFGRH_INVCLK9 (0x4UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000040 */
20496 #define GPIO_ADVCFGRH_RET9 (0x8UL << GPIO_ADVCFGRH_9_Pos) /*!< 0x00000080 */