Home
last modified time | relevance | path

Searched refs:ETH_MACQ0TXFCR_PT_Pos (Results 1 – 25 of 28) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_ca7.h11157 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11158 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11160 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11161 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11162 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11163 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11164 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11165 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11166 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11167 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151fxx_cm4.h11320 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11321 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11323 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11324 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11325 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11326 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11327 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11328 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11329 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11330 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151axx_ca7.h11157 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11158 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11160 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11161 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11162 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11163 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11164 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11165 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11166 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11167 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151axx_cm4.h11123 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11124 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11126 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11127 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11128 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11129 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11130 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11131 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11132 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11133 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151dxx_cm4.h11123 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11124 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11126 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11127 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11128 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11129 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11130 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11131 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11132 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11133 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151cxx_ca7.h11354 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11355 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11357 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11358 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11359 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11360 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11361 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11362 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11363 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11364 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151cxx_cm4.h11320 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11321 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11323 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11324 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11325 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11326 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11327 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11328 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11329 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11330 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp151fxx_ca7.h11354 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
11355 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
11357 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11358 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11359 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11360 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11361 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11362 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11363 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
11364 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153axx_ca7.h12708 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12709 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12711 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12712 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12713 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12714 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12715 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12716 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12717 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12718 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153axx_cm4.h12674 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12675 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12677 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12678 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12679 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12680 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12681 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12682 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12683 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12684 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153cxx_ca7.h12905 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12906 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12908 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12909 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12910 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12911 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12912 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12913 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12914 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12915 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153cxx_cm4.h12871 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12872 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12874 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12875 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12876 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12877 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12878 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12879 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12880 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12881 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153dxx_ca7.h12708 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12709 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12711 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12712 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12713 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12714 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12715 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12716 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12717 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12718 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153dxx_cm4.h12674 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12675 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12677 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12678 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12679 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12680 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12681 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12682 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12683 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12684 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153fxx_ca7.h12905 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12906 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12908 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12909 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12910 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12911 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12912 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12913 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12914 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12915 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp153fxx_cm4.h12871 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12872 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12874 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12875 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12876 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12877 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12878 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12879 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12880 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12881 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157axx_ca7.h12823 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12824 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12826 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12827 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12828 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12829 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12830 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12831 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12832 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12833 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157axx_cm4.h12789 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12790 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12792 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12793 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12794 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12795 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12796 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12797 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12798 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12799 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157cxx_ca7.h13020 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
13021 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
13023 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13024 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13025 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13026 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13027 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13028 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13029 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13030 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157cxx_cm4.h12986 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12987 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12989 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12990 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12991 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12992 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12993 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12994 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12995 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12996 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157dxx_ca7.h12823 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12824 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12826 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12827 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12828 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12829 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12830 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12831 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12832 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12833 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157dxx_cm4.h12789 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12790 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12792 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12793 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12794 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12795 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12796 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12797 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12798 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12799 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157fxx_ca7.h13020 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
13021 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
13023 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13024 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13025 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13026 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13027 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13028 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13029 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
13030 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
Dstm32mp157fxx_cm4.h12986 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12987 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*…
12989 #define ETH_MACQ0TXFCR_PT_0 (0x1UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12990 #define ETH_MACQ0TXFCR_PT_1 (0x2UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12991 #define ETH_MACQ0TXFCR_PT_2 (0x4UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12992 #define ETH_MACQ0TXFCR_PT_3 (0x8UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12993 #define ETH_MACQ0TXFCR_PT_4 (0x10UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12994 #define ETH_MACQ0TXFCR_PT_5 (0x20UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12995 #define ETH_MACQ0TXFCR_PT_6 (0x40UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
12996 #define ETH_MACQ0TXFCR_PT_7 (0x80UL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0…
[all …]
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h12222 #define ETH_MACQ0TXFCR_PT_Pos (16U) macro
12223 #define ETH_MACQ0TXFCR_PT_Msk (0xFFFFUL << ETH_MACQ0TXFCR_PT_Pos) /*!< 0xFF…

12