Home
last modified time | relevance | path

Searched refs:ETH_DMACSR_RI_Msk (Results 1 – 22 of 22) sorted by relevance

/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h7424 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
7425 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h7s7xx.h7948 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
7949 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h7s3xx.h7869 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
7870 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h7r7xx.h7501 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
7502 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
/hal_stm32-latest/stm32cube/stm32h7xx/soc/
Dstm32h730xxq.h9006 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
9007 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h733xx.h9005 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
9006 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h725xx.h8752 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8753 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h730xx.h9005 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
9006 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h735xx.h9006 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
9007 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h742xx.h8478 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8479 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h723xx.h8751 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8752 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h750xx.h8766 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8767 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h753xx.h8766 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8767 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h745xx.h8680 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8681 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h745xg.h8680 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8681 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h743xx.h8573 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8574 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h755xx.h8873 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8874 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h757xx.h8956 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8957 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h747xg.h8763 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8764 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h747xx.h8763 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
8764 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h573xx.h7897 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
7898 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…
Dstm32h563xx.h7488 #define ETH_DMACSR_RI_Msk (0x1UL << ETH_DMACSR_RI_Pos) /*!< 0x00000040 … macro
7489 #define ETH_DMACSR_RI ETH_DMACSR_RI_Msk /* Receive Interrupt…