Home
last modified time | relevance | path

Searched refs:DMA_SxCR_TCIE_Pos (Results 1 – 25 of 87) sorted by relevance

1234

/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f410cx.h1535 #define DMA_SxCR_TCIE_Pos (4U) macro
1536 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f410rx.h1535 #define DMA_SxCR_TCIE_Pos (4U) macro
1536 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f410tx.h1525 #define DMA_SxCR_TCIE_Pos (4U) macro
1526 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f401xc.h1476 #define DMA_SxCR_TCIE_Pos (4U) macro
1477 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f401xe.h1476 #define DMA_SxCR_TCIE_Pos (4U) macro
1477 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f411xe.h1479 #define DMA_SxCR_TCIE_Pos (4U) macro
1480 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f405xx.h5568 #define DMA_SxCR_TCIE_Pos (4U) macro
5569 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f412cx.h5629 #define DMA_SxCR_TCIE_Pos (4U) macro
5630 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f415xx.h5750 #define DMA_SxCR_TCIE_Pos (4U) macro
5751 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f423xx.h6022 #define DMA_SxCR_TCIE_Pos (4U) macro
6023 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f407xx.h5868 #define DMA_SxCR_TCIE_Pos (4U) macro
5869 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f412zx.h5689 #define DMA_SxCR_TCIE_Pos (4U) macro
5690 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f412rx.h5683 #define DMA_SxCR_TCIE_Pos (4U) macro
5684 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f412vx.h5685 #define DMA_SxCR_TCIE_Pos (4U) macro
5686 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f413xx.h5986 #define DMA_SxCR_TCIE_Pos (4U) macro
5987 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f427xx.h5959 #define DMA_SxCR_TCIE_Pos (4U) macro
5960 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
/hal_stm32-latest/stm32cube/stm32f2xx/soc/
Dstm32f215xx.h5720 #define DMA_SxCR_TCIE_Pos (4U) macro
5721 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f205xx.h5570 #define DMA_SxCR_TCIE_Pos (4U) macro
5571 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f207xx.h5869 #define DMA_SxCR_TCIE_Pos (4U) macro
5870 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f217xx.h6019 #define DMA_SxCR_TCIE_Pos (4U) macro
6020 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
/hal_stm32-latest/stm32cube/stm32f7xx/soc/
Dstm32f723xx.h5540 #define DMA_SxCR_TCIE_Pos (4U) macro
5541 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f722xx.h5524 #define DMA_SxCR_TCIE_Pos (4U) macro
5525 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f730xx.h5754 #define DMA_SxCR_TCIE_Pos (4U) macro
5755 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f733xx.h5754 #define DMA_SxCR_TCIE_Pos (4U) macro
5755 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */
Dstm32f732xx.h5738 #define DMA_SxCR_TCIE_Pos (4U) macro
5739 #define DMA_SxCR_TCIE_Msk (0x1UL << DMA_SxCR_TCIE_Pos) /*!< 0x00000010 */

1234