Home
last modified time | relevance | path

Searched refs:DMA2D_CR_CTCIE_Pos (Results 1 – 25 of 65) sorted by relevance

123

/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f427xx.h6313 #define DMA2D_CR_CTCIE_Pos (12U) macro
6314 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f429xx.h6372 #define DMA2D_CR_CTCIE_Pos (12U) macro
6373 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f439xx.h6559 #define DMA2D_CR_CTCIE_Pos (12U) macro
6560 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f437xx.h6505 #define DMA2D_CR_CTCIE_Pos (12U) macro
6506 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f469xx.h6474 #define DMA2D_CR_CTCIE_Pos (12U) macro
6475 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f479xx.h6664 #define DMA2D_CR_CTCIE_Pos (12U) macro
6665 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32f7xx/soc/
Dstm32f750xx.h6647 #define DMA2D_CR_CTCIE_Pos (12U) macro
6648 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f745xx.h6404 #define DMA2D_CR_CTCIE_Pos (12U) macro
6405 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f756xx.h6647 #define DMA2D_CR_CTCIE_Pos (12U) macro
6648 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f746xx.h6459 #define DMA2D_CR_CTCIE_Pos (12U) macro
6460 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f765xx.h6864 #define DMA2D_CR_CTCIE_Pos (12U) macro
6865 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f777xx.h7146 #define DMA2D_CR_CTCIE_Pos (12U) macro
7147 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f767xx.h6958 #define DMA2D_CR_CTCIE_Pos (12U) macro
6959 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32f779xx.h7229 #define DMA2D_CR_CTCIE_Pos (12U) macro
7230 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32l4xx/soc/
Dstm32l4a6xx.h7771 #define DMA2D_CR_CTCIE_Pos (12U) macro
7772 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32l496xx.h7526 #define DMA2D_CR_CTCIE_Pos (12U) macro
7527 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32l4r5xx.h7657 #define DMA2D_CR_CTCIE_Pos (12U) macro
7658 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32l4r7xx.h7743 #define DMA2D_CR_CTCIE_Pos (12U) macro
7744 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32l4s5xx.h7909 #define DMA2D_CR_CTCIE_Pos (12U) macro
7910 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32l4s7xx.h7995 #define DMA2D_CR_CTCIE_Pos (12U) macro
7996 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32h7xx/soc/
Dstm32h7a3xx.h7255 #define DMA2D_CR_CTCIE_Pos (12U) macro
7256 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32h7b0xx.h7509 #define DMA2D_CR_CTCIE_Pos (12U) macro
7510 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32h7b0xxq.h7510 #define DMA2D_CR_CTCIE_Pos (12U) macro
7511 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
Dstm32h7a3xxq.h7256 #define DMA2D_CR_CTCIE_Pos (12U) macro
7257 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h5201 #define DMA2D_CR_CTCIE_Pos (12U) macro
5202 #define DMA2D_CR_CTCIE_Msk (0x1UL << DMA2D_CR_CTCIE_Pos) /*!< 0x00001000 */

123