Home
last modified time | relevance | path

Searched refs:DDRPHYC_ODTCR_RDODT_Pos (Results 1 – 24 of 24) sorted by relevance

/hal_stm32-latest/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_ca7.h9137 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9138 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151fxx_cm4.h9300 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9301 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151axx_ca7.h9137 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9138 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151axx_cm4.h9103 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9104 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151dxx_cm4.h9103 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9104 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151cxx_ca7.h9334 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9335 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151cxx_cm4.h9300 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9301 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp151fxx_ca7.h9334 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
9335 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153axx_ca7.h10688 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10689 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153axx_cm4.h10654 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10655 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153cxx_ca7.h10885 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10886 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153cxx_cm4.h10851 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10852 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153dxx_ca7.h10688 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10689 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153dxx_cm4.h10654 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10655 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153fxx_ca7.h10885 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10886 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp153fxx_cm4.h10851 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10852 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157axx_ca7.h10803 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10804 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157axx_cm4.h10769 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10770 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157cxx_ca7.h11000 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
11001 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157cxx_cm4.h10966 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10967 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157dxx_ca7.h10803 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10804 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157dxx_cm4.h10769 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10770 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157fxx_ca7.h11000 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
11001 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */
Dstm32mp157fxx_cm4.h10966 #define DDRPHYC_ODTCR_RDODT_Pos (0U) macro
10967 #define DDRPHYC_ODTCR_RDODT_Msk (0x1UL << DDRPHYC_ODTCR_RDODT_Pos) /*!< 0x00000001 */