Home
last modified time | relevance | path

Searched refs:DDRPHYC_DCR_NOSRA_Pos (Results 1 – 24 of 24) sorted by relevance

/hal_stm32-latest/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_ca7.h8825 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
8826 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151fxx_cm4.h8988 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
8989 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151axx_ca7.h8825 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
8826 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151axx_cm4.h8791 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
8792 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151dxx_cm4.h8791 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
8792 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151cxx_ca7.h9022 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
9023 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151cxx_cm4.h8988 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
8989 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp151fxx_ca7.h9022 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
9023 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153axx_ca7.h10376 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10377 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153axx_cm4.h10342 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10343 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153cxx_ca7.h10573 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10574 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153cxx_cm4.h10539 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10540 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153dxx_ca7.h10376 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10377 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153dxx_cm4.h10342 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10343 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153fxx_ca7.h10573 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10574 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp153fxx_cm4.h10539 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10540 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157axx_ca7.h10491 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10492 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157axx_cm4.h10457 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10458 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157cxx_ca7.h10688 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10689 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157cxx_cm4.h10654 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10655 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157dxx_ca7.h10491 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10492 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157dxx_cm4.h10457 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10458 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157fxx_ca7.h10688 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10689 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */
Dstm32mp157fxx_cm4.h10654 #define DDRPHYC_DCR_NOSRA_Pos (27U) macro
10655 #define DDRPHYC_DCR_NOSRA_Msk (0x1UL << DDRPHYC_DCR_NOSRA_Pos) /*!< 0x08000000 */