Home
last modified time | relevance | path

Searched refs:DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (Results 1 – 24 of 24) sorted by relevance

/hal_stm32-latest/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_ca7.h7199 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151fxx_cm4.h7362 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151axx_ca7.h7199 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151axx_cm4.h7165 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151dxx_cm4.h7165 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151cxx_ca7.h7396 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151cxx_cm4.h7362 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp151fxx_ca7.h7396 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153axx_ca7.h8750 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153axx_cm4.h8716 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153cxx_ca7.h8947 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153cxx_cm4.h8913 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153dxx_ca7.h8750 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153dxx_cm4.h8716 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153fxx_ca7.h8947 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp153fxx_cm4.h8913 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157axx_ca7.h8865 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157axx_cm4.h8831 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157cxx_ca7.h9062 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157cxx_cm4.h9028 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157dxx_ca7.h8865 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157dxx_cm4.h8831 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157fxx_ca7.h9062 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro
Dstm32mp157fxx_cm4.h9028 #define DDRCTRL_ODTCFG_WR_ODT_DELAY_4 (0x10UL << DDRCTRL_ODTCFG_WR_ODT_DELAY_Pos) /*!< 0x00100000… macro