Home
last modified time | relevance | path

Searched refs:DCMI_ESCR_LSC_Pos (Results 1 – 25 of 106) sorted by relevance

12345

/hal_stm32-latest/stm32cube/stm32f4xx/drivers/include/
Dstm32f4xx_hal_dcmi_ex.h163 #define DCMI_POSITION_ESCR_LSC (uint32_t)DCMI_ESCR_LSC_Pos /*!< Required left shift to set …
/hal_stm32-latest/stm32cube/stm32f2xx/drivers/src/
Dstm32f2xx_hal_dcmi.c252 … ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos) | \ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32h7xx/drivers/src/
Dstm32h7xx_hal_dcmi.c249 … ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos) | \ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32mp1xx/drivers/src/
Dstm32mp1xx_hal_dcmi.c239 ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos)|\ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32f7xx/drivers/src/
Dstm32f7xx_hal_dcmi.c280 … ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos) | \ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32l4xx/drivers/src/
Dstm32l4xx_hal_dcmi.c314 … ((uint32_t)hdcmi->Init.SynchroCode.LineStartCode << DCMI_ESCR_LSC_Pos)|\ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32n6xx/drivers/src/
Dstm32n6xx_hal_dcmi.c266 … ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos) | \ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32h5xx/drivers/src/
Dstm32h5xx_hal_dcmi.c266 … ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos) | \ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/src/
Dstm32u5xx_hal_dcmi.c266 … ((uint32_t)hdcmi->Init.SyncroCode.LineStartCode << DCMI_ESCR_LSC_Pos) | \ in HAL_DCMI_Init()
/hal_stm32-latest/stm32cube/stm32l4xx/soc/
Dstm32l4a6xx.h6978 #define DCMI_ESCR_LSC_Pos (8U) macro
6979 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6981 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6982 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6983 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6984 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6985 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6986 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6987 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6988 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l496xx.h6733 #define DCMI_ESCR_LSC_Pos (8U) macro
6734 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6736 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6737 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6738 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6739 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6740 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6741 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6742 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6743 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4r5xx.h6665 #define DCMI_ESCR_LSC_Pos (8U) macro
6666 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6668 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6669 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6670 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6671 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6672 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6673 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6674 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6675 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4r7xx.h6751 #define DCMI_ESCR_LSC_Pos (8U) macro
6752 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6754 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6755 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6756 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6757 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6758 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6759 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6760 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6761 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4s5xx.h6917 #define DCMI_ESCR_LSC_Pos (8U) macro
6918 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6920 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6921 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6922 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6923 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6924 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6925 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6926 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6927 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4s7xx.h7003 #define DCMI_ESCR_LSC_Pos (8U) macro
7004 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
7006 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
7007 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
7008 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
7009 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
7010 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
7011 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
7012 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
7013 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4p5xx.h6947 #define DCMI_ESCR_LSC_Pos (8U) macro
6948 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6950 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6951 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6952 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6953 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6954 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6955 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6956 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6957 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4q5xx.h7187 #define DCMI_ESCR_LSC_Pos (8U) macro
7188 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
7190 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
7191 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
7192 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
7193 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
7194 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
7195 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
7196 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
7197 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4r9xx.h6833 #define DCMI_ESCR_LSC_Pos (8U) macro
6834 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
6836 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
6837 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
6838 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
6839 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
6840 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
6841 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
6842 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
6843 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
Dstm32l4s9xx.h7085 #define DCMI_ESCR_LSC_Pos (8U) macro
7086 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
7088 #define DCMI_ESCR_LSC_0 (0x01UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000100 */
7089 #define DCMI_ESCR_LSC_1 (0x02UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000200 */
7090 #define DCMI_ESCR_LSC_2 (0x04UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000400 */
7091 #define DCMI_ESCR_LSC_3 (0x08UL << DCMI_ESCR_LSC_Pos) /*!< 0x00000800 */
7092 #define DCMI_ESCR_LSC_4 (0x10UL << DCMI_ESCR_LSC_Pos) /*!< 0x00001000 */
7093 #define DCMI_ESCR_LSC_5 (0x20UL << DCMI_ESCR_LSC_Pos) /*!< 0x00002000 */
7094 #define DCMI_ESCR_LSC_6 (0x40UL << DCMI_ESCR_LSC_Pos) /*!< 0x00004000 */
7095 #define DCMI_ESCR_LSC_7 (0x80UL << DCMI_ESCR_LSC_Pos) /*!< 0x00008000 */
/hal_stm32-latest/stm32cube/stm32f2xx/soc/
Dstm32f207xx.h5752 #define DCMI_ESCR_LSC_Pos (8U) macro
5753 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
Dstm32f217xx.h5902 #define DCMI_ESCR_LSC_Pos (8U) macro
5903 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f407xx.h5751 #define DCMI_ESCR_LSC_Pos (8U) macro
5752 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
Dstm32f427xx.h5842 #define DCMI_ESCR_LSC_Pos (8U) macro
5843 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
Dstm32f446xx.h5919 #define DCMI_ESCR_LSC_Pos (8U) macro
5920 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */
Dstm32f417xx.h5930 #define DCMI_ESCR_LSC_Pos (8U) macro
5931 #define DCMI_ESCR_LSC_Msk (0xFFUL << DCMI_ESCR_LSC_Pos) /*!< 0x0000FF00 */

12345