/hal_stm32-latest/stm32cube/stm32l4xx/soc/ |
D | stm32l4a6xx.h | 6967 #define DCMI_ESCR_FSC_Pos (0U) macro 6968 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6970 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6971 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6972 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6973 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6974 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6975 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6976 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6977 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l496xx.h | 6722 #define DCMI_ESCR_FSC_Pos (0U) macro 6723 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6725 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6726 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6727 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6728 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6729 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6730 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6731 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6732 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4r5xx.h | 6654 #define DCMI_ESCR_FSC_Pos (0U) macro 6655 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6657 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6658 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6659 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6660 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6661 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6662 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6663 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6664 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4r7xx.h | 6740 #define DCMI_ESCR_FSC_Pos (0U) macro 6741 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6743 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6744 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6745 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6746 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6747 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6748 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6749 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6750 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4s5xx.h | 6906 #define DCMI_ESCR_FSC_Pos (0U) macro 6907 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6909 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6910 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6911 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6912 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6913 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6914 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6915 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6916 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4s7xx.h | 6992 #define DCMI_ESCR_FSC_Pos (0U) macro 6993 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6995 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6996 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6997 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6998 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6999 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 7000 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 7001 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 7002 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4p5xx.h | 6936 #define DCMI_ESCR_FSC_Pos (0U) macro 6937 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6939 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6940 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6941 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6942 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6943 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6944 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6945 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6946 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4q5xx.h | 7176 #define DCMI_ESCR_FSC_Pos (0U) macro 7177 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 7179 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 7180 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 7181 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 7182 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 7183 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 7184 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 7185 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 7186 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4r9xx.h | 6822 #define DCMI_ESCR_FSC_Pos (0U) macro 6823 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 6825 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 6826 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 6827 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 6828 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 6829 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 6830 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 6831 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 6832 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
D | stm32l4s9xx.h | 7074 #define DCMI_ESCR_FSC_Pos (0U) macro 7075 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */ 7077 #define DCMI_ESCR_FSC_0 (0x01UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000001 */ 7078 #define DCMI_ESCR_FSC_1 (0x02UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000002 */ 7079 #define DCMI_ESCR_FSC_2 (0x04UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000004 */ 7080 #define DCMI_ESCR_FSC_3 (0x08UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000008 */ 7081 #define DCMI_ESCR_FSC_4 (0x10UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000010 */ 7082 #define DCMI_ESCR_FSC_5 (0x20UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000020 */ 7083 #define DCMI_ESCR_FSC_6 (0x40UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000040 */ 7084 #define DCMI_ESCR_FSC_7 (0x80UL << DCMI_ESCR_FSC_Pos) /*!< 0x00000080 */
|
/hal_stm32-latest/stm32cube/stm32f2xx/soc/ |
D | stm32f207xx.h | 5749 #define DCMI_ESCR_FSC_Pos (0U) macro 5750 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f217xx.h | 5899 #define DCMI_ESCR_FSC_Pos (0U) macro 5900 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
/hal_stm32-latest/stm32cube/stm32f4xx/soc/ |
D | stm32f407xx.h | 5748 #define DCMI_ESCR_FSC_Pos (0U) macro 5749 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f427xx.h | 5839 #define DCMI_ESCR_FSC_Pos (0U) macro 5840 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f446xx.h | 5916 #define DCMI_ESCR_FSC_Pos (0U) macro 5917 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f417xx.h | 5927 #define DCMI_ESCR_FSC_Pos (0U) macro 5928 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f429xx.h | 5898 #define DCMI_ESCR_FSC_Pos (0U) macro 5899 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f439xx.h | 6085 #define DCMI_ESCR_FSC_Pos (0U) macro 6086 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f437xx.h | 6031 #define DCMI_ESCR_FSC_Pos (0U) macro 6032 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
/hal_stm32-latest/stm32cube/stm32f7xx/soc/ |
D | stm32f750xx.h | 6180 #define DCMI_ESCR_FSC_Pos (0U) macro 6181 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f745xx.h | 5937 #define DCMI_ESCR_FSC_Pos (0U) macro 5938 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f756xx.h | 6180 #define DCMI_ESCR_FSC_Pos (0U) macro 6181 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f746xx.h | 5992 #define DCMI_ESCR_FSC_Pos (0U) macro 5993 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f765xx.h | 6392 #define DCMI_ESCR_FSC_Pos (0U) macro 6393 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|
D | stm32f777xx.h | 6674 #define DCMI_ESCR_FSC_Pos (0U) macro 6675 #define DCMI_ESCR_FSC_Msk (0xFFUL << DCMI_ESCR_FSC_Pos) /*!< 0x000000FF */
|