Home
last modified time | relevance | path

Searched refs:XSPI_WCCR_ISIZE_0 (Results 1 – 15 of 15) sorted by relevance

/hal_stm32-3.6.0/stm32cube/stm32u5xx/soc/
Dstm32u5f7xx.h14662 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
15115 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
15526 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u595xx.h13164 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
13617 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
14028 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u5a5xx.h13613 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
14066 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
14477 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u599xx.h16883 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
17336 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
17747 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u5g7xx.h15111 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
15564 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
15975 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u5a9xx.h17332 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
17785 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
18196 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u5f9xx.h17788 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
18241 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
18652 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u5g9xx.h18237 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
18690 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
19101 #define HSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u535xx.h11828 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
12247 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u545xx.h12228 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
12647 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u575xx.h12851 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
13270 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32u585xx.h13300 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
13719 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
/hal_stm32-3.6.0/stm32cube/stm32h5xx/soc/
Dstm32h562xx.h11812 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
12224 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32h563xx.h13896 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
14308 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…
Dstm32h573xx.h14331 #define XSPI_WCCR_ISIZE_0 (0x1UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
14743 #define OCTOSPI_WCCR_ISIZE_0 XSPI_WCCR_ISIZE_0 /*!< 0x00…