Searched refs:XSPI_WCCR_IMODE_Pos (Results 1 – 15 of 15) sorted by relevance
11816 #define XSPI_WCCR_IMODE_Pos (0U) macro11817 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…11819 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…11820 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…11821 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12235 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
12216 #define XSPI_WCCR_IMODE_Pos (0U) macro12217 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12219 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12220 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12221 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12635 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
14650 #define XSPI_WCCR_IMODE_Pos (0U) macro14651 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…14653 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…14654 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…14655 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…15103 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos15514 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
13152 #define XSPI_WCCR_IMODE_Pos (0U) macro13153 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13155 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13156 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13157 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13605 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos14016 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
13601 #define XSPI_WCCR_IMODE_Pos (0U) macro13602 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13604 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13605 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13606 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…14054 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos14465 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
12839 #define XSPI_WCCR_IMODE_Pos (0U) macro12840 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12842 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12843 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…12844 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13258 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
16871 #define XSPI_WCCR_IMODE_Pos (0U) macro16872 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…16874 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…16875 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…16876 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17324 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos17735 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
15099 #define XSPI_WCCR_IMODE_Pos (0U) macro15100 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…15102 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…15103 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…15104 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…15552 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos15963 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
13288 #define XSPI_WCCR_IMODE_Pos (0U) macro13289 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13291 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13292 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13293 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…13707 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
17320 #define XSPI_WCCR_IMODE_Pos (0U) macro17321 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17323 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17324 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17325 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17773 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos18184 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
17776 #define XSPI_WCCR_IMODE_Pos (0U) macro17777 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17779 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17780 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…17781 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…18229 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos18640 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
18225 #define XSPI_WCCR_IMODE_Pos (0U) macro18226 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…18228 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…18229 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…18230 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…18678 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos19089 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
11800 #define XSPI_WCCR_IMODE_Pos (0U) macro11801 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…11803 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…11804 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…11805 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…12212 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
13884 #define XSPI_WCCR_IMODE_Pos (0U) macro13885 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…13887 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…13888 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…13889 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…14296 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
14319 #define XSPI_WCCR_IMODE_Pos (0U) macro14320 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…14322 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…14323 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…14324 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…14731 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos