Home
last modified time | relevance | path

Searched refs:XSPI_WCCR_IMODE_Pos (Results 1 – 15 of 15) sorted by relevance

/hal_stm32-3.6.0/stm32cube/stm32u5xx/soc/
Dstm32u535xx.h11816 #define XSPI_WCCR_IMODE_Pos (0U) macro
11817 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
11819 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
11820 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
11821 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12235 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u545xx.h12216 #define XSPI_WCCR_IMODE_Pos (0U) macro
12217 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12219 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12220 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12221 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12635 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u5f7xx.h14650 #define XSPI_WCCR_IMODE_Pos (0U) macro
14651 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
14653 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
14654 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
14655 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
15103 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
15514 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u595xx.h13152 #define XSPI_WCCR_IMODE_Pos (0U) macro
13153 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13155 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13156 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13157 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13605 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
14016 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u5a5xx.h13601 #define XSPI_WCCR_IMODE_Pos (0U) macro
13602 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13604 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13605 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13606 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
14054 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
14465 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u575xx.h12839 #define XSPI_WCCR_IMODE_Pos (0U) macro
12840 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12842 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12843 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
12844 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13258 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u599xx.h16871 #define XSPI_WCCR_IMODE_Pos (0U) macro
16872 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
16874 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
16875 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
16876 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17324 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
17735 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u5g7xx.h15099 #define XSPI_WCCR_IMODE_Pos (0U) macro
15100 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
15102 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
15103 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
15104 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
15552 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
15963 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u585xx.h13288 #define XSPI_WCCR_IMODE_Pos (0U) macro
13289 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13291 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13292 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13293 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
13707 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u5a9xx.h17320 #define XSPI_WCCR_IMODE_Pos (0U) macro
17321 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17323 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17324 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17325 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17773 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
18184 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u5f9xx.h17776 #define XSPI_WCCR_IMODE_Pos (0U) macro
17777 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17779 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17780 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
17781 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
18229 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
18640 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32u5g9xx.h18225 #define XSPI_WCCR_IMODE_Pos (0U) macro
18226 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
18228 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
18229 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
18230 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x00…
18678 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
19089 #define HSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
/hal_stm32-3.6.0/stm32cube/stm32h5xx/soc/
Dstm32h562xx.h11800 #define XSPI_WCCR_IMODE_Pos (0U) macro
11801 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
11803 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
11804 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
11805 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
12212 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32h563xx.h13884 #define XSPI_WCCR_IMODE_Pos (0U) macro
13885 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
13887 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
13888 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
13889 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
14296 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos
Dstm32h573xx.h14319 #define XSPI_WCCR_IMODE_Pos (0U) macro
14320 #define XSPI_WCCR_IMODE_Msk (0x7UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
14322 #define XSPI_WCCR_IMODE_0 (0x1UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
14323 #define XSPI_WCCR_IMODE_1 (0x2UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
14324 #define XSPI_WCCR_IMODE_2 (0x4UL << XSPI_WCCR_IMODE_Pos) /*!< 0x000…
14731 #define OCTOSPI_WCCR_IMODE_Pos XSPI_WCCR_IMODE_Pos